ID บทความ: 000084204 ประเภทข้อมูล: ข้อมูลผลิตภัณฑ์และเอกสารประกอบ การตรวจสอบครั้งล่าสุด: 20/08/2012

ฉันจะเปลี่ยนพารามิเตอร์ PLL ในอุปกรณ์Alteraโดยไม่ต้องทําการวิเคราะห์และการสังเคราะห์ใหม่หรือสถานที่และเส้นทางได้อย่างไร

สิ่งแวดล้อม

  • PLL
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    คำอธิบาย คุณสามารถใช้ตัวแก้ไขคุณสมบัติแหล่งข้อมูลภายในตัวแก้ไขชิปเพื่อแก้ไขการตั้งค่าตัวนับ PLL สําหรับCycloneและStratixตระกูลอุปกรณ์โดยทําตามขั้นตอนเหล่านี้:

    1) ค้นหา PLL ของคุณในการออกแบบหรือในลําดับชั้นของโครงการ

    2) คลิกขวาที่ PLL และเลือก "ค้นหาใน Chip Editor" PLL จะปรากฏในมุมมองตัวแก้ไขชิป

    3) คลิกขวาที่ PLL ใน Chip Editor และเลือก "ค้นหาในตัวแก้ไขคุณสมบัติแหล่งข้อมูล" หรือดับเบิลคลิกที่ PLL ใน Chip Editor หน้าต่างตัวแก้ไขคุณสมบัติแหล่งข้อมูลจะเปิดขึ้นพร้อมพารามิเตอร์ PLL การคอมไพล์หลังการคอมไพล์ทั้งหมด

    4) ส่วนคุณสมบัติ/โหมด จะมีพารามิเตอร์ทั้งหมดที่สามารถเปลี่ยนได้ที่แสดงเป็นสีขาว คุณสมบัติที่ไม่สามารถแก้ไขได้เป็นสีเทา ดับเบิลคลิกที่พารามิเตอร์ที่คุณต้องการเปลี่ยนและพิมพ์ค่าใหม่ในแถวนั้น

    5) หลังจากที่คุณเปลี่ยนพารามิเตอร์และคลิกนอกฟิลด์นั้น หรือกดปุ่มส่งคืน พารามิเตอร์ PLL ใดๆ ที่ได้รับผลกระทบจากการเปลี่ยนแปลงนั้นจะปรากฏเป็นข้อความสีน้ําเงินพร้อมค่าใหม่ที่คาดไว้

    6) เมื่อคุณทําการเปลี่ยนแปลงเสร็จสิ้นแล้ว ให้บันทึกและตรวจสอบรายการเน็ตลิสต์โดยคลิกที่ไอคอน "เลือกและบันทึกการเปลี่ยนแปลง netlist ทั้งหมด" ในแถบเครื่องมือแนวตั้ง หรือเลือกตัวเลือกนั้นในเมนู แก้ไข

    7) ตอนนี้ PLL จะถูกตรวจสอบกับอัลกอริธึมที่เหมาะสมสําหรับการทํางาน PLL หน้าต่างข้อความจะแสดงข้อมูลที่เกี่ยวข้อง เช่น คําเตือนหรือข้อผิดพลาดเกี่ยวกับการตั้งค่า PLL ใหม่ของคุณ

    8) เรียกใช้งานส่วนของชุดประกอบของเครื่องมือคอมไพเลอร์ การดําเนินการนี้จะสร้าง SOF และ POF ใหม่สําหรับโครงการ

    9) เรียกใช้งานตัววิเคราะห์เวลาเพื่อตรวจสอบการออกแบบทั้งหมดด้วยการเปลี่ยนแปลง PLL และตรวจสอบการทํางานที่ถูกต้องโดยใช้การจําลองเวลา

    .

    ผลิตภัณฑ์ที่เกี่ยวข้อง

    บทความนี้จะนำไปใช้กับ 34 ผลิตภัณฑ์

    เอฟพีจีเอ Stratix®
    เอฟพีจีเอ Stratix® GX
    Stratix® II FPGA
    Stratix® II GX FPGA
    Stratix® III FPGA
    Stratix® IV GX FPGA
    Stratix® IV GT FPGA
    Stratix® IV E FPGA
    Stratix® V GX FPGA
    Stratix® V GT FPGA
    Stratix® V E FPGA
    Stratix® V GS FPGA
    Arria® GX FPGA
    Arria® II GX FPGA
    Arria® II GZ FPGA
    Arria® V GX FPGA
    Arria® V GT FPGA
    Arria® V ST SoC FPGA
    Arria® V SX SoC FPGA
    Cyclone® FPGA
    Cyclone® II FPGA
    Cyclone® III FPGA
    Cyclone® III LS FPGA
    Cyclone® IV E FPGA
    Cyclone® IV GX FPGA
    Cyclone® V GX FPGA
    Cyclone® V GT FPGA
    Cyclone® V E FPGA
    Cyclone® V ST SoC FPGA
    Cyclone® V SX SoC FPGA
    Cyclone® V SE SoC FPGA
    อุปกรณ์ HardCopy™ III ASIC
    อุปกรณ์ HardCopy™ IV GX ASIC
    อุปกรณ์ HardCopy™ IV E ASIC

    เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้