ID บทความ: 000084144 ประเภทข้อมูล: การแก้ไขปัญหา การตรวจสอบครั้งล่าสุด: 09/04/2014

การจําลอง NativeLink ของอินเทอร์เฟซ DDR2, DDR3 และ LPDDR2 ล้มเหลวสําหรับ ModelSim AE และ ModelSim SE

สิ่งแวดล้อม

  • Intel® Quartus® II Subscription Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    ปัญหาสำคัญ

    คำอธิบาย

    ปัญหานี้มีผลต่อผลิตภัณฑ์ DDR2, DDR3 และ LPDDR2

    เมื่อคุณพยายามจําลองการออกแบบ DDR2, DDR3 หรือ LPDDR2 การใช้ NativeLink กับ ModelSim หรือ ModelSim-Altera NativeLink ล้มเหลว และรายงาน parameter not found ข้อผิดพลาด

    ความละเอียด

    วิธีแก้ไขปัญหาสําหรับปัญหานี้คือการเปิดสคริปต์ที่สร้างขึ้น .do พบใน ...simulation/modelsim ไดเรกทอรีใน บรรณาธิการข้อความ และเปลี่ยนรหัสต่อไปนี้:

    vsim -t 1ps -L altera_ver -L lpm_ver -L sgate_ver -L altera_mf_ver -L altera_lnsim_ver -L arriav_ver -L arriav_hssi_ver -L arriav_pcie_hip_ver -L rtl_work -L work -voptargs=" acc" dut_example_sim�

    ไปยังรหัสต่อไปนี้:

    vsim -t 1ps -L rtl_work -L work -L altera_ver -L lpm_ver -L sgate_ver -L altera_mf_ver -L altera_lnsim_ver -L arriav_ver -L arriav_hssi_ver -L arriav_pcie_hip_ver -voptargs=" acc" dut_example_sim�

    ปัญหานี้จะไม่ได้รับการแก้ไข

    ผลิตภัณฑ์ที่เกี่ยวข้อง

    บทความนี้จะนำไปใช้กับ 1 ผลิตภัณฑ์

    อุปกรณ์ที่ตั้งโปรแกรมได้ Intel®

    เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้