ID บทความ: 000084138 ประเภทข้อมูล: การแก้ไขปัญหา การตรวจสอบครั้งล่าสุด: 11/09/2012

ทําไมฉันจึงเห็นการปรับเทียบฮาร์ดแวร์หรือการทํางานล้มเหลวในการออกแบบอินเทอร์เฟซ DDR หรือ DDR2 SDRAM แบบเต็มอัตราของฉันบนอุปกรณ์ Stratix III และ Stratix IV ที่ใช้ซอฟต์แวร์ Quartus II เวอร์ชั่น 9.0 SP2

สิ่งแวดล้อม

BUILT IN - ARTICLE INTRO SECOND COMPONENT
คำอธิบาย

DDR และ DDR2 SDRAM High Performance Controller MegaCore ในซอฟต์แวร์ Quartus® II เวอร์ชั่น 9.0 SP2 และก่อนหน้านี้มีปัญหาที่อาจทําให้เกิดความล้มเหลวในการทํางานของฮาร์ดแวร์ในการออกแบบเต็มอัตราในStratix® III และอุปกรณ์ IV Stratix มีปัญหาเกิดขึ้นในวงจรการติดตามแรงดันไฟฟ้าและอุณหภูมิ (VT) ของบล็อก ALTMEMPHY Megafunction Sequencer ซึ่งอาจส่งผลให้เกิดความล้มเหลวในการสอบเทียบเบื้องต้นหรือการทํางานล้มเหลวในธุรกรรมหน่วยความจําที่ผู้ใช้เริ่มต้น การออกแบบอินเตอร์เฟซหน่วยความจําแบบเต็มอัตราทั้งในโหมด AFI และโหมดที่ไม่ใช่ AFI จะได้รับผลกระทบ

มีโปรแกรมแก้ไข 2.38 สําหรับแก้ไขปัญหานี้ในซอฟต์แวร์ Quartus II เวอร์ชั่น 9.0 SP2 หากคุณกําลังใช้เวอร์ชั่น 9.0 หรือ 9.0 SP1 ให้ดาวน์โหลดและติดตั้งซอฟต์แวร์ Quartus II เวอร์ชัน 9.0 Service Pack 2. ดาวน์โหลดซอฟต์แวร์ Quartus II เวอร์ชั่น 9.0 SP2 patch 2.38 ที่เหมาะสมจากลิงก์ต่อไปนี้:

ในการแก้ไขปัญหานี้ ให้สร้างและคอมไพล์อินสแตนซ์ทั้งหมดของ DDR และ DDR2 SDRAM High Performance Controller MegaCore (หรือ ALTMEMPHY Megafunction) ในการออกแบบของคุณโดยใช้ซอฟต์แวร์ Quartus II ที่อัปเดตแล้ว

ผลิตภัณฑ์ที่เกี่ยวข้อง

บทความนี้จะนำไปใช้กับ 4 ผลิตภัณฑ์

Stratix® IV E FPGA
Stratix® IV GX FPGA
Stratix® IV GT FPGA
Stratix® III FPGA

คำประกาศสิทธิ์

1

การโพสต์และการใช้เนื้อหาในเว็บไซต์นี้ทั้งหมดอยู่ภายใต้ข้อกำหนดการใช้งานของ Intel.com

เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้