ปัญหาสำคัญ
เมื่อคุณกําหนดค่าคอร์ DisplayPort TX เป็นการกําหนดค่าใดๆ ที่เปิดใช้งาน นาฬิกาพิกเซลทํางานเร็วกว่านาฬิกาลิงก์ TX เป็นอย่างน้อย 3 ตัว ภาพอาจไม่แสดงขึ้นบนหน้าจอ ปัญหานี้เกิดจากเป็นระยะๆ การโอเวอร์โฟลว์ใน DCFIFO ที่ข้ามข้อมูลวิดีโอจากนาฬิกาพิกเซลไปยังสัญญาณนาฬิกาลิงก์ โด เมน ตัวอย่างเช่น ปัญหานี้จะเกิดขึ้นหากคุณกําหนดค่าคอร์ TX เป็น 1 พิกเซล ต่อสัญญาณนาฬิกาและสัญลักษณ์ 4 สัญลักษณ์ต่อนาฬิกาที่ RBR (1.62 Gbps) ที่มี 4 เลนในการส่ง 1080p60 ที่ 24 bpp ในกรณีนี้ DCFIFO จะล้นและคุณจะ ไม่เห็นผลลัพธ์ของภาพ
หากต้องการแก้ไขปัญหานี้ เปลี่ยนพิกเซลต่อนาฬิกา สัญลักษณ์ต่อนาฬิกา ลิงก์ อัตราและการกําหนดค่าจํานวนเลนเพื่อลดอัตราส่วนของพิกเซลนาฬิกากับลิงก์ TX นาฬิกา ตัวอย่างเช่น ในการส่ง 1080p60 ที่ 24 bpp คุณสามารถใช้ 1 พิกเซลต่อนาฬิกา, 4 สัญลักษณ์ต่อนาฬิกา HBR พร้อม 2 เลน เพื่อให้นาฬิกาพิกเซลเป็นลิงก์ 148.5 MHz และ TX นาฬิกาคือ 67.5 MHz
ปัญหานี้ได้รับการแก้ไขในเวอร์ชัน 15.0 ของคอร์ DisplayPort IP