ID บทความ: 000083528 ประเภทข้อมูล: การแก้ไขปัญหา การตรวจสอบครั้งล่าสุด: 11/09/2012

ทําไมพฤติกรรมพินผลลัพธ์ของอุปกรณ์ MAX® 7000A/AE/B/S ของฉันไม่ตรงกันกับการจําลองโดยใช้ซอฟต์แวร์ Quartus® II เวอร์ชั่น 3.0 และต่ํากว่า

สิ่งแวดล้อม

  • การจำลองแบบ
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    คำอธิบาย ในซอฟต์แวร์ Quartus II เวอร์ชั่น 3.0 และต่ํากว่า มีปัญหาในโมดูล Assembler ซึ่งสร้างไฟล์การเขียนโปรแกรมที่ไม่ถูกต้องในกรณีที่ยอดเยี่ยมกรณีหนึ่ง

    ปัญหาเกิดขึ้นเฉพาะในสถานการณ์ต่อไปนี้:

    • คําศัพท์ผลิตภัณฑ์แรกในเซลล์มาโครเป็นคําที่ไม่ได้ใช้
    • มาโครเซลล์นั้นเชื่อมต่อในโหมดคู่ขนานด้วย XOR Gate ที่ใช้ในการปรับใช้เกต NOR ที่มีคําศัพท์ผลิตภัณฑ์ที่สองเป็นอินพุต

    ในกรณีนี้ Quartus II Assembler ไม่ได้ปิดใช้งานคําศัพท์ผลิตภัณฑ์แรก แต่อนุญาตให้ป้อน OR gate ในสถาปัตยกรรมของอุปกรณ์ MAX เนื่องจากไม่ได้ใช้คําศัพท์ผลิตภัณฑ์ การป้อนข้อมูลของคําศัพท์ผลิตภัณฑ์จะถูกปล่อยให้ลอยตัวและเป็นเหตุให้เกต OR ถูกป้อนด้วยตรรกะ 1 แทนตรรกะ 0 ลักษณะการทํางานนี้ทําให้เกิดเอาต์พุตที่ไม่ถูกต้อง

    ปัญหานี้ได้รับการแก้ไขในซอฟต์แวร์ Quartus II เวอร์ชั่น 4.0

    ผลิตภัณฑ์ที่เกี่ยวข้อง

    บทความนี้จะนำไปใช้กับ 1 ผลิตภัณฑ์

    Intel® MAX® 7000A CPLD

    เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้