ปัญหาสำคัญ
ในไฟล์ข้อจํากัดการออกแบบ Synopsys (.sdc)
สําหรับฟังก์ชัน clk_ex_delay
CPRI MegaCore นาฬิกา
มีการระบุช่วงเวลาไม่ถูกต้องสําหรับรูปแบบต่างๆ ของฟังก์ชัน CPRI MegaCore
ปัญหานี้มีผลต่อรูปแบบฟังก์ชัน CPRI MegaCore ทั้งหมดที่ ใช้สคริปต์ .sdc เริ่มต้น ในการกําหนดค่าที่ได้รับผลกระทบ การวัดความล่าช้า Rx เพิ่มเติมไม่ถูกต้อง
แก้ไข .sdc ด้วยค่าที่ถูกต้องสําหรับ
อัตราส่วน M/N ที่ 128/127 หรือ 64/63 ใน create_clock
คําสั่ง
clk_ex_delay
สําหรับนาฬิกา ให้ปรับเปลี่ยนพารามิเตอร์เป็น -period
ค่าระยะเวลานาฬิกาที่เหมาะสมที่แสดงในตารางด้านล่าง
อัตราบรรทัด CPRI (Mbps) | นาฬิการะบบ (MHz) | ขยายสัญญาณนาฬิกาวัดความล่าช้า Rx (clk_ex_delay) | |||||
M/N = 128/127 | M/N = 64/63 | ||||||
ความถี่ (MHz) | ระยะเวลานาฬิกา (ns) | รอบหน้าที่ (ns) | ความถี่ (MHz) | ระยะเวลานาฬิกา (ns) | รอบหน้าที่ (ns) | ||
614.4 | 15.36 | 15.24 | 65.617 | 32.809 | 15.12 | 66.138 | 33.069 |
1228.8 | 30.72 | 30.48 | 32.808 | 16.404 | 30.24 | 33.069 | 16.535 |
2457.6 | 61.44 | 60.96 | 16.404 | 8.202 | 60.48 | 16.534 | 8.267 |
3072.0 | 76.80 | 76.20 | 13.123 | 6.562 | 75.60 | 13.228 | 6.614 |
4915.2 | 122.88 | 121.92 | 8.202 | 4.101 | 120.96 | 8.267 | 4.134 |
6144.0 | 153.60 | 152.40 | 6.562 | 3.281 | 151.20 | 6.614 | 3.307 |
ปัญหานี้ได้รับการแก้ไขในเวอร์ชัน 10.1 ของฟังก์ชัน CPRI MegaCore