ID บทความ: 000083382 ประเภทข้อมูล: การแก้ไขปัญหา การตรวจสอบครั้งล่าสุด: 09/11/2011

ระยะเวลาสัญญาณนาฬิกาวัดความล่าช้าของ Rx ใน CPRI IP Core ไม่ถูกต้อง

สิ่งแวดล้อม

  • Intel® Quartus® II Subscription Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    ปัญหาสำคัญ

    คำอธิบาย

    ในไฟล์ข้อจํากัดการออกแบบ Synopsys (.sdc) สําหรับฟังก์ชัน clk_ex_delay CPRI MegaCore นาฬิกา มีการระบุช่วงเวลาไม่ถูกต้องสําหรับรูปแบบต่างๆ ของฟังก์ชัน CPRI MegaCore

    ปัญหานี้มีผลต่อรูปแบบฟังก์ชัน CPRI MegaCore ทั้งหมดที่ ใช้สคริปต์ .sdc เริ่มต้น ในการกําหนดค่าที่ได้รับผลกระทบ การวัดความล่าช้า Rx เพิ่มเติมไม่ถูกต้อง

    ความละเอียด

    แก้ไข .sdc ด้วยค่าที่ถูกต้องสําหรับ อัตราส่วน M/N ที่ 128/127 หรือ 64/63 ใน create_clock คําสั่ง clk_ex_delay สําหรับนาฬิกา ให้ปรับเปลี่ยนพารามิเตอร์เป็น -period ค่าระยะเวลานาฬิกาที่เหมาะสมที่แสดงในตารางด้านล่าง

    ค่าระยะเวลานาฬิกาที่เหมาะสม
    อัตราบรรทัด CPRI (Mbps)นาฬิการะบบ (MHz)ขยายสัญญาณนาฬิกาวัดความล่าช้า Rx (clk_ex_delay)
    M/N = 128/127M/N = 64/63
    ความถี่ (MHz)ระยะเวลานาฬิกา (ns)รอบหน้าที่ (ns)ความถี่ (MHz)ระยะเวลานาฬิกา (ns)รอบหน้าที่ (ns)
    614.415.3615.2465.61732.80915.1266.13833.069
    1228.830.7230.4832.80816.40430.2433.06916.535
    2457.661.4460.9616.4048.20260.4816.5348.267
    3072.076.8076.2013.1236.56275.6013.2286.614
    4915.2122.88121.928.2024.101120.968.2674.134
    6144.0153.60152.406.5623.281151.206.6143.307

    ปัญหานี้ได้รับการแก้ไขในเวอร์ชัน 10.1 ของฟังก์ชัน CPRI MegaCore

    ผลิตภัณฑ์ที่เกี่ยวข้อง

    บทความนี้จะนำไปใช้กับ 1 ผลิตภัณฑ์

    อุปกรณ์ที่ตั้งโปรแกรมได้ Intel®

    เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้