ID บทความ: 000083323 ประเภทข้อมูล: การแก้ไขปัญหา การตรวจสอบครั้งล่าสุด: 30/08/2018

สคริปต์การจําลอง Cadence* Xcelium* สร้างขึ้นเมื่อมีการสร้างการออกแบบตัวอย่าง 100G Interlaken IP สําหรับอุปกรณ์ Arria® 10 FPGA

สิ่งแวดล้อม

    Intel® Quartus® Prime Pro Edition
    IP เอฟพีจีเอ Intel® 100G Interlaken IP-ILKN/100G
BUILT IN - ARTICLE INTRO SECOND COMPONENT
คำอธิบาย

ไม่ จะไม่มีการสร้างสคริปต์การจําลอง Cadence* Xcelium* สําหรับการออกแบบตัวอย่าง 100G Interlaken IP ที่กําหนดเป้าหมายอุปกรณ์ Arria® 10 FPGA สคริปต์ถูกสร้างขึ้นเพื่อจําลองการทดสอบการออกแบบตัวอย่าง 100G Interlaken ใน Modelsim*, NCSim* และ VCS* เมื่อกําหนดเป้าหมายอุปกรณ์ Arria® 10 FPGA

ความละเอียด

ไม่มีวิธีแก้ปัญหานี้

ผลิตภัณฑ์ที่เกี่ยวข้อง

บทความนี้จะนำไปใช้กับ 1 ผลิตภัณฑ์

Intel® Arria® 10 FPGA และ SoC FPGA

1

เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทําขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรพึ่งพาความสมบูรณ์หรือความถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคําแปล เวอร์ชันภาษาอังกฤษจะมีผลบังคับและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้