ID บทความ: 000083167 ประเภทข้อมูล: การแก้ไขปัญหา การตรวจสอบครั้งล่าสุด: 19/10/2015

ทําไมการตั้งค่าเฟสชิฟต์ไม่ทํางานในการจําลองAltera IOPLL พร้อมการเปลี่ยนเฟสแบบไดนามิก

สิ่งแวดล้อม

  • Intel® Quartus® II Subscription Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    คำอธิบาย

    เนื่องจากปัญหาในซอฟต์แวร์ Quartus® II เวอร์ชั่น 15.0 Update 2 และก่อนหน้า การตั้งค่าการเปลี่ยนขั้นตอนเริ่มต้นไม่ทํางานในคอร์ IP Altera IOPLL ในอุปกรณ์ Arria® 10 ปัญหานี้เกิดขึ้นเมื่อมีการเปิดใช้งานการเปลี่ยนเฟสแบบไดนามิก และการรีเซ็ตจะถูกระบุจากจุดเริ่มต้นของการจําลองแล้วจึงยกเลิกการเลือก

    ปัญหานี้เกิดขึ้นเฉพาะเมื่อมีการใช้การเปลี่ยนเฟสแบบไดนามิก

    ปัญหานี้เกิดขึ้นในการจําลองเท่านั้น  คอร์ Altera IOPLL ทํางานอย่างถูกต้องในฮาร์ดแวร์

    ความละเอียด

    หากต้องการแก้ไขปัญหานี้ ให้เริ่มการจําลองด้วยการลบการรีเซ็ต

    ปัญหานี้ได้รับการกําหนดเวลาให้แก้ไขในซอฟต์แวร์ Quartus II ในอนาคต

     

    ผลิตภัณฑ์ที่เกี่ยวข้อง

    บทความนี้จะนำไปใช้กับ 3 ผลิตภัณฑ์

    Intel® Arria® 10 GT FPGA
    Intel® Arria® 10 GX FPGA
    Intel® Arria® 10 SX SoC FPGA

    เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้