ID บทความ: 000083132 ประเภทข้อมูล: ข้อความแสดงข้อผิดพลาด การตรวจสอบครั้งล่าสุด: 30/06/2014

ข้อผิดพลาดภายใน: ระบบย่อย: CUT, ไฟล์: /quartus/db/cut/cut_stratixv_lc_pll_group.cpp, บรรทัด: 132 altera_xcvr_low_latency_phy

สิ่งแวดล้อม

BUILT IN - ARTICLE INTRO SECOND COMPONENT
คำอธิบาย

คุณอาจเห็นข้อผิดพลาด Quartus® II Fitter ต่อไปนี้หากคุณทําการบ้าน PLL_TYPE ATX ไปยังระดับบนสุดของ Stratix® V GX Low Latency PHY ที่กําหนดค่าด้วย "ความกว้างของอินเทอร์เฟซตัวรับส่งสัญญาณ Fabric FPGA" ที่ 40 หรือ 66 โดยใช้ซอฟต์แวร์ Quartus® II เวอร์ชั่น 11.0SP1 และก่อนหน้า

ข้อผิดพลาดภายใน: ระบบย่อย: CUT, ไฟล์: /quartus/db/cut/cut_stratixv_lc_pll_group.cpp, บรรทัด: 132
altera_xcvr_low_latency_phy

สําหรับการกําหนดค่าข้างต้น PHY ความหน่วงต่ําจะสร้างอินสแตนซ์ของ Gearbox และ fPLL การมอบหมายPLL_TYPE ATX จะขัดแย้งกับ fPLL ที่ไม่เหนี่ยวนําภายใน PHY และก่อให้เกิดข้อผิดพลาด

หากต้องการแก้ไขปัญหานี้ คุณสามารถ:

มอบหมายงาน PLL_TYPE ATX ให้กับtx_pllเท่านั้น
หรือ
อัปเกรดเป็นซอฟต์แวร์ Quartus II เวอร์ชั่น 11.1 ที่มีตัวเลือก Tx PLL แบบเลื่อนลง ในกรณีนี้คุณต้องลบการบ้าน PLL_TYPE ATX

ผลิตภัณฑ์ที่เกี่ยวข้อง

บทความนี้จะนำไปใช้กับ 3 ผลิตภัณฑ์

Stratix® V GX FPGA
Stratix® V GS FPGA
Stratix® V FPGA

เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้