ID บทความ: 000083094 ประเภทข้อมูล: ข้อความแสดงข้อผิดพลาด การตรวจสอบครั้งล่าสุด: 26/08/2014

ข้อผิดพลาด:129001 Input Port OFFSET บนอะตอม "|dll_ctrl_a_wys" ซึ่งเป็น statixv_dll_offset_ctrl primitive ไม่ได้เชื่อมต่อและ/หรือกําหนดค่าอย่างถูกต้องตามกฎหมาย

สิ่งแวดล้อม

  • ซอฟต์แวร์ Intel® Quartus® II
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    คำอธิบาย

    คุณอาจได้รับข้อผิดพลาดนี้เมื่อคุณสังเคราะห์ ALTDLL Intel® FPGA IP ใน Stratix® V FPGAs ด้วยซอฟต์แวร์ Quartus® II เวอร์ชั่น 13.1 หากคุณเปิด Instantiate dll_offset_ctrl Block และตั้งค่าแบบคงที่เป็นตัวเลือกสําหรับบล็อก DLL Phase Offset Control A หรือ DLL Phase Offset Control B

    ความละเอียด

    หากต้องการแก้ไขปัญหาข้อผิดพลาดนี้ ให้ทําตามขั้นตอนเหล่านี้:

    1. ปรับเปลี่ยนค่าของพารามิเตอร์ dll_ctr_a_wys.use_offset จาก true เป็น false ในไฟล์ .v
    2. เรียกใช้งานการสังเคราะห์อีกครั้ง

    ปัญหานี้แก้ไขได้ด้วยซอฟต์แวร์ Quartus® II เวอร์ชั่น 14.1

    ผลิตภัณฑ์ที่เกี่ยวข้อง

    บทความนี้จะนำไปใช้กับ 5 ผลิตภัณฑ์

    Stratix® V GX FPGA
    Stratix® V FPGA
    Stratix® V E FPGA
    Stratix® V GS FPGA
    Stratix® V GT FPGA

    เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้