การออกแบบตัวอย่าง PCIe* Intel® Arria® 10 หรือ Intel® Cyclone® 10 Avalon®-MM DMA 128 บิต สร้างคําเตือนสองข้อ:
คําเตือน: pcie_example_design DUT.dma_rd_master/DUT.rd_dts_slave: มาสเตอร์DUT.dma_rd_masterไม่สามารถเขียนไปยัง slave DUT.rd_dts_slaveได้อย่างปลอดภัย เนื่องจากความกว้างของข้อมูลหลักแคบกว่าความกว้างของข้อมูล Slave เพิ่มการสนับสนุนแบบไบต์ต่อสเลฟเพื่อสนับสนุนการเขียนที่ปลอดภัยจากผู้เชี่ยวชาญที่แคบ
คําเตือน: pcie_example_design DUT.dma_rd_master/DUT.wr_dts_slave: Master DUT.dma_rd_master ไม่สามารถเขียนไปยัง slave DUT.wr_dts_slaveได้อย่างปลอดภัย เนื่องจากความกว้างของข้อมูลหลักแคบกว่าความกว้างของข้อมูล Slave เพิ่มการสนับสนุนแบบไบต์ต่อสเลฟเพื่อสนับสนุนการเขียนที่ปลอดภัยจากผู้เชี่ยวชาญที่แคบ
การไม่มีไบต์เปิดใช้งานในอินเทอร์เฟซ Slave DTS 256-บิต ไม่ก่อให้เกิดปัญหาการทํางานกับคอร์ DMA 128 บิตหลัก คอนโทรลเลอร์ DMA จะร้องขอคําคู่ขนาด 128 บิตให้กับโฮสต์เสมอ เมื่อข้อมูลเสร็จสมบูรณ์ส่งคืน ตรรกะ IP จะรวมข้อมูล 128 บิตต่ําและสูงซึ่งประกอบเป็นข้อมูล 256 บิตก่อนส่งไปยัง DTS ดังนั้นจึงไม่จําเป็นต้องใช้ไบต์เปิดใช้งานการมาสก์
คําเตือนเหล่านี้สามารถละเลยได้อย่างปลอดภัย
ปัญหานี้จะไม่ได้รับการแก้ไขในซอฟต์แวร์ Intel® Quartus® Prime ในอนาคต