ID บทความ: 000082994 ประเภทข้อมูล: ข้อความแสดงข้อผิดพลาด การตรวจสอบครั้งล่าสุด: 03/10/2014

ข้อผิดพลาดภายใน: ระบบย่อย: FIOMGR, ไฟล์: /quartus/fitter/fiomgr/fiomgr_reserve_pin_op_impl.cpp, บรรทัด: 5002

สิ่งแวดล้อม

  • Intel® Quartus® II Subscription Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    คำอธิบาย

    ข้อผิดพลาดภายในนี้อาจเกิดขึ้นโดยซอฟต์แวร์ Quartus® II เมื่อกําหนดเป้าหมาย MAX®อุปกรณ์ 10 เครื่องและตั้งค่ามาตรฐาน IO เริ่มต้นเป็น 3.0V หรือ 3.3V

    ความละเอียด

    ในซอฟต์แวร์ Quartus® II ให้เลือกมาตรฐาน IO เริ่มต้นที่ 2.5V หรือต่ํากว่าจากตัวเลือกอุปกรณ์และพิน จากนั้นใช้ตัวแก้ไขการมอบหมายหรือ Pin Planner เพื่อกําหนดมาตรฐาน 3.3V หรือ 3.0V IO ที่ต้องการให้กับพินที่เกี่ยวข้อง

    ปัญหานี้ได้รับการแก้ไขในซอฟต์แวร์ Intel® Quartus® เวอร์ชั่น 15.0

    ผลิตภัณฑ์ที่เกี่ยวข้อง

    บทความนี้จะนำไปใช้กับ 1 ผลิตภัณฑ์

    Intel® MAX® 10 FPGA

    เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้