ID บทความ: 000082863 ประเภทข้อมูล: ข้อความแสดงข้อผิดพลาด การตรวจสอบครั้งล่าสุด: 20/04/2015

ข้อผิดพลาดภายใน: ระบบย่อย: EMIF, ไฟล์: /quartus/periph/emif/emif_gen6.cpp, บรรทัด: 832

สิ่งแวดล้อม

  • Quartus® II Subscription Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    คำอธิบาย

    เนื่องจากปัญหาในซอฟต์แวร์ Quartus® II เวอร์ชัน 14.1 และก่อนหน้า คุณอาจเห็นข้อผิดพลาดภายในนี้เมื่อคุณใช้เอาต์พุต Cascade IOPLL เป็นแหล่งสัญญาณนาฬิกาอ้างอิงสําหรับ EMIF IOPLL ปัญหานี้เกิดขึ้นเฉพาะในอุปกรณ์ Arria® 10 ที่ไม่รองรับการกําหนดค่า

    ความละเอียด

    เพื่อหลีกเลี่ยงข้อผิดพลาดภายในนี้ อย่าใช้การกําหนดค่าที่ไม่รองรับนี้

    เวอร์ชันในอนาคตของซอฟต์แวร์ Quartus II มีกําหนดที่จะสร้างข้อความแสดงข้อผิดพลาดเมื่อเอาต์พุต Cascade IOPLL ถูกใช้เป็นแหล่งสัญญาณนาฬิกาอ้างอิง EMIF IOPLL

    ผลิตภัณฑ์ที่เกี่ยวข้อง

    บทความนี้จะนำไปใช้กับ 3 ผลิตภัณฑ์

    Intel® Arria® 10 GX FPGA
    Intel® Arria® 10 GT FPGA
    Intel® Arria® 10 SX SoC FPGA

    เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้