ID บทความ: 000082796 ประเภทข้อมูล: การแก้ไขปัญหา การตรวจสอบครั้งล่าสุด: 25/05/2015

JESD204B IP Core Customer Testbench หรือ Design Example Testbench - การจําลองล้มเหลวสําหรับตัวแปร Arria 10 เมื่อใช้การจําลอง Aldec Riviera

สิ่งแวดล้อม

  • Intel® Quartus® II Subscription Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    ปัญหาสำคัญ

    คำอธิบาย

    การจําลองสําหรับตัวแปร Arria 10 จะล้มเหลวหากคุณรันการจําลองด้วย Riviera จำลอง

    เมื่อการจําลองเสร็จสมบูรณ์ Transcript การจําลองจะรายงานต่อไปนี้ ข้อความ:

    กลุ่มทดสอบลูกค้า:

    “TESTBENCH_FAILED : Unexpected Failure. Probably testbench's issue”.

    ตัวอย่างการออกแบบ Testbench:

    " Pattern Checker(s): No valid data found! JESD204B Tx Core(s): OK! JESD204B Rx Core(s): OK! TESTBENCH_FAILED: SIM FAILED!"

    สัญญาณ rx_syncstatus จาก Arria 10 Native PHY จะยังคงอยู่ที่ ต่ำ

    ปัญหานี้พบได้ใน Quartus II เวอร์ชั่น 14.1 และ 14.1a10

    ความละเอียด

    ไม่มีวิธีแก้ไขปัญหา ปัญหานี้จะได้รับการแก้ไขในรุ่นในอนาคต

    ผลิตภัณฑ์ที่เกี่ยวข้อง

    บทความนี้จะนำไปใช้กับ 1 ผลิตภัณฑ์

    อุปกรณ์ที่ตั้งโปรแกรมได้ Intel®

    เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้