ID บทความ: 000082716 ประเภทข้อมูล: การแก้ไขปัญหา การตรวจสอบครั้งล่าสุด: 26/09/2011

แพ็กเก็ตเสียหายในการออกแบบ 10/100-Mbps ด้วยตัวรับส่งสัญญาณ GXB

สิ่งแวดล้อม

  • Intel® Quartus® II Subscription Edition
  • อีเธอร์เน็ต
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    ปัญหาสำคัญ

    คำอธิบาย

    Rate Match FIFO ในตัวรับส่งสัญญาณจะชดเชยให้กับ ความแตกต่างของความถี่ระหว่างสัญญาณนาฬิกาที่กู้คืนและการรับสัญญาณ สัญญาณนาฬิกาโดยการใส่หรือลบช่องว่างระหว่างแพ็กเก็ตระหว่างแพ็กเก็ต คุณอาจสังเกตแพ็กเก็ตที่เสียหายในรูปแบบต่างๆ ของ MegaCore ฟังก์ชันทํางานที่ 10/100 Mbps พร้อมตัวรับส่งสัญญาณ GXB สําหรับบางตัว การรวมกันของความแตกต่าง ppm และขนาดแพ็คเก็ต สําหรับความแตกต่างของ 200 ppm ความแตกต่างของ ppm ที่รองรับที่ใหญ่ที่สุด คุณจะได้รับแพ็กเก็ตที่เสียหาย หากขนาดแพ็กเก็ตมากกว่า 160 ไบต์ในการออกแบบ 10-Mbps หรือ 1600 ไบต์ในการออกแบบ 100-Mbps

    ปัญหานี้มีผลต่อการออกแบบทั้งหมดที่มีรูปแบบต่างๆ ของ SGMII PCS ด้วยตัวรับส่งสัญญาณ GXB ทํางานที่ 10/100 Mbps

    ความละเอียด

    ตั้งค่าตัวรับส่งสัญญาณ GXB ให้ทํางานในโหมดพื้นฐาน โดยสามารถดําเนินการได้ คุณต้องสร้างอินสแตนซ์ฟังก์ชัน MegaCore ด้วยตัวรับส่งสัญญาณภายนอก การสร้างอินสแตนซ์ TSE ที่มีหน้า ALTGX / ALTLVDS ภายนอก มาพร้อมกับการออกแบบ ตัวอย่างที่แสดงถึงการกําหนดค่านี้และแสดงรายการสิ่งที่จําเป็น การตั้งค่าพารามิเตอร์

    ปัญหานี้ได้รับการแก้ไขในเวอร์ชัน 10.1 ของ Triple-Speed Ethernet ฟังก์ชัน MegaCore

    ผลิตภัณฑ์ที่เกี่ยวข้อง

    บทความนี้จะนำไปใช้กับ 1 ผลิตภัณฑ์

    อุปกรณ์ที่ตั้งโปรแกรมได้ Intel®

    เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้