เนื่องจากปัญหาเกี่ยวกับ LDPC FPGA IP ในซอฟต์แวร์ Quartus® Prime Pro Edition เวอร์ชัน 17.1 ที่กําหนดเป้าหมาย Stratix® 10 คุณอาจสังเกตเห็นข้อผิดพลาดข้างต้นเมื่อคอมไพล์ตัวอย่างการออกแบบการจําลองที่สร้างขึ้นโดย IP ที่กําหนดค่าด้วยมาตรฐาน WiMedia 1.5 และโหมดตัวเข้ารหัสใน Modelim
เมื่อต้องการหลีกเลี่ยงปัญหานี้ ข้อคิดเห็นในบรรทัดต่อไปนี้ใน msim_setup.tcl:
1. eval vlog -sv $USER_DEFINED_VERILOG_COMPILE_OPTIONS $USER_DEFINED_COMPILE_OPTIONS "$QSYS_SIMDIR/ /src/altera_ldpc_pkg.sv" -work
2. eval vlog -sv $USER_DEFINED_VERILOG_COMPILE_OPTIONS $USER_DEFINED_COMPILE_OPTIONS "$QSYS_SIMDIR/ /src/altera_ldpc_wimedia_enc.sv" -work