ID บทความ: 000082673 ประเภทข้อมูล: การแก้ไขปัญหา การตรวจสอบครั้งล่าสุด: 14/08/2018

ทําไมสัญญาณSYNC_Nจึงตรวจสอบเมื่อใช้การออกแบบตัวอย่าง IP JESD204B ในอุปกรณ์ Intel® Stratix® 10, Intel® Arria® 10 หรือ Intel® Cyclone® 10

สิ่งแวดล้อม

  • Intel® Quartus® Prime Pro Edition
  • IP เอฟพีจีเอ Intel® JESD204B
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    คำอธิบาย

    เนื่องจากปัญหาในซอฟต์แวร์ Intel® Quartus® Prime Standard/Prime Pro เวอร์ชั่น 18.0 และก่อนหน้า สัญญาณ SYNC_N อาจทํางานอย่างกะทันหันเมื่อใช้การออกแบบตัวอย่าง IP JESD204B ในอุปกรณ์ Intel Stratix® 10, Intel Arria® 10 หรือ Intel Cyclone® 10 GX

    นี่เป็นเพราะในตัวอย่างการออกแบบ JESD204B สัญญาณ sysref จะถูกสุ่มตัวอย่างผ่านซอฟต์แวร์ (NIOS/System Console) ในโดเมน mgmt_clk ซึ่งไม่ซิงโครนัสกับโดเมน IP core link_clk การทํางานของคอร์ IP เพิ่มขึ้นอย่างมีนอยด์ไวต่อการเกิดชีพจร sysref สัญญาณ Sysref แบบอะซิงโครนัสอาจทําให้ Edge เพิ่มขึ้นจนไม่สามารถตรวจพบได้ในโดเมน link_clk

    ความละเอียด

    ในการแก้ไขปัญหานี้ ให้ซิงโครไนซ์สัญญาณ sysref ไปยังโดเมน link_clk ในห่อหุ้มด้านบนของการออกแบบตัวอย่าง IP JESD204B (altera_jesd204_ed_RX/TX/RX_TX)

    ปัญหานี้ได้รับการกําหนดให้แก้ไขในการเปิดตัวซอฟต์แวร์ Intel Quartus Prime Standard/Pro ในอนาคต

    ผลิตภัณฑ์ที่เกี่ยวข้อง

    บทความนี้จะนำไปใช้กับ 3 ผลิตภัณฑ์

    Intel® Arria® 10 FPGA และ SoC FPGA
    Intel® Cyclone® 10 FPGA
    Intel® Stratix® 10 FPGA และ SoC FPGA

    เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้