เนื่องจากปัญหาในซอฟต์แวร์ Intel® Quartus® Prime Standard/Prime Pro เวอร์ชั่น 18.0 และก่อนหน้า สัญญาณ SYNC_N อาจทํางานอย่างกะทันหันเมื่อใช้การออกแบบตัวอย่าง IP JESD204B ในอุปกรณ์ Intel Stratix® 10, Intel Arria® 10 หรือ Intel Cyclone® 10 GX
นี่เป็นเพราะในตัวอย่างการออกแบบ JESD204B สัญญาณ sysref จะถูกสุ่มตัวอย่างผ่านซอฟต์แวร์ (NIOS/System Console) ในโดเมน mgmt_clk ซึ่งไม่ซิงโครนัสกับโดเมน IP core link_clk การทํางานของคอร์ IP เพิ่มขึ้นอย่างมีนอยด์ไวต่อการเกิดชีพจร sysref สัญญาณ Sysref แบบอะซิงโครนัสอาจทําให้ Edge เพิ่มขึ้นจนไม่สามารถตรวจพบได้ในโดเมน link_clk
ในการแก้ไขปัญหานี้ ให้ซิงโครไนซ์สัญญาณ sysref ไปยังโดเมน link_clk ในห่อหุ้มด้านบนของการออกแบบตัวอย่าง IP JESD204B (altera_jesd204_ed_RX/TX/RX_TX)
ปัญหานี้ได้รับการกําหนดให้แก้ไขในการเปิดตัวซอฟต์แวร์ Intel Quartus Prime Standard/Pro ในอนาคต