ID บทความ: 000082525 ประเภทข้อมูล: การแก้ไขปัญหา การตรวจสอบครั้งล่าสุด: 12/09/2012

ncelab: *E,CFEPLM : พอร์ตโมดูลต่างประเทศ * ของโหมดต้องเชื่อมโยงกับพอร์ต/สัญญาณของเอนทิตี/ส่วนประกอบALTPCIE_AV_HIP_AST_HWTCL

สิ่งแวดล้อม

  • Intel® Quartus® II Subscription Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    คำอธิบาย

    คุณอาจเห็นข้อผิดพลาดนี้ในกระบวนการจําลอง ncsim ที่ละเอียดด้วยรหัสการจําลอง PCIe VHDL สําหรับ Arria V Hard IP เนื่องจากปัญหาซอฟต์แวร์ Quartus II

    เพื่อป้องกันข้อผิดพลาดนี้ คุณควรสร้างโมเดลการจําลอง V PCIe Arria ในรูปแบบภาษา Verilog แทนที่จะเป็นรูปแบบ VHDL

    ปัญหานี้มีกําหนดเวลาให้แก้ไขในซอฟต์แวร์ Quartus II ในอนาคต

    ผลิตภัณฑ์ที่เกี่ยวข้อง

    บทความนี้จะนำไปใช้กับ 2 ผลิตภัณฑ์

    Arria® V GT FPGA
    Arria® V GX FPGA

    เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้