ID บทความ: 000082511 ประเภทข้อมูล: การแก้ไขปัญหา การตรวจสอบครั้งล่าสุด: 13/08/2012

ทําไมฉันจึงเห็นรอบการรีเฟรชที่ยาวนานเมื่อใช้คอนโทรลเลอร์ DDR3 SDRAM กับ UniPHY ในอุปกรณ์ Stratix V

สิ่งแวดล้อม

  • Intel® Quartus® II Subscription Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    คำอธิบาย

    คุณจะเห็นเวลารีเฟรชนานทั้งในฮาร์ดแวร์และในการจําลองเมื่อใช้ IP คอนโทรลเลอร์ DDR3 SDRAM ที่ใช้ UniPHY ในอุปกรณ์ Stratix® V หากเปิดใช้งานคุณสมบัติ "เปิดใช้งานการอ่าน DQS Tracking"

    ขอแนะนําให้เปิดใช้งานการอ่านการติดตาม DQS เมื่อความถี่นาฬิกาของหน่วยความจําอยู่ที่ 533MHz ขึ้นไป

    เมื่อเปิดใช้งานการติดตาม DQS คอนโทรลเลอร์จะถ่วงเวลาหลังจากรีเฟรชวงจร (tRFC) และการควบคุมอินเทอร์เฟซจะถูกส่งผ่านไปยังตัวจัดลําดับ จากนั้นตัวจัดลําดับจะดําเนินการอ่านข้อมูล (เปิดใช้งานการอ่าน-Precharge) เพื่อบันทึกข้อมูลการติดตาม DQS

    การติดตาม DQS จะดําเนินการทุกครั้งที่คอนโทรลเลอร์ทําการรีเฟรชให้เสร็จสมบูรณ์ ดังนั้นเวลารีเฟรชที่คอนโทรลเลอร์อาจนานกว่าที่จําเป็น

    หากปิดใช้งาน "เปิดใช้งานการติดตาม Read DQS" เวลารีเฟรชจะยังคงเป็นไปตามข้อกําหนดของหน่วยความจํา

    ผลิตภัณฑ์ที่เกี่ยวข้อง

    บทความนี้จะนำไปใช้กับ 5 ผลิตภัณฑ์

    Stratix® V FPGA
    Stratix® V E FPGA
    Stratix® V GS FPGA
    Stratix® V GT FPGA
    Stratix® V GX FPGA

    เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้