เนื่องจากปัญหาในซอฟต์แวร์ Quartus® II คุณอาจเห็นข้อผิดพลาดนี้เมื่อคอมไพล์การออกแบบ Arria® V โดยใช้ตัวรับส่งสัญญาณ ซึ่งเป็นผลมาจากความแออัดของการกําหนดเส้นทางนาฬิกา TX หรือ RX
เพื่อหลีกเลี่ยงปัญหานี้ โปรดลองใช้พอร์ต txclkout และ rxclkout จากช่องสัญญาณอื่นเพื่อบรรเทาความแออัด