ID บทความ: 000082425 ประเภทข้อมูล: การแก้ไขปัญหา การตรวจสอบครั้งล่าสุด: 01/01/2015

ทําไมฉันจึงได้รับข้อความแสดงข้อผิดพลาดเมื่อพยายามคอมไพล์การออกแบบแอปพลิเคชันตัวรับส่งสัญญาณของฉันที่ทํางานที่อัตราข้อมูล ≥ 2.97Gbps ในซอฟต์แวร์ Quartus II เวอร์ชั่น 10.1 หรือ 10.1 SP1

สิ่งแวดล้อม

  • Intel® Quartus® II Subscription Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    คำอธิบาย

    เนื่องจากแนวทางการเชื่อมต่อพินที่อัปเดตสําหรับแอปพลิเคชันตัวรับส่งสัญญาณ Cyclone® IV GX ที่ทํางานที่ อัตราข้อมูล 2.97Gbps คุณอาจเห็นข้อความแสดงข้อผิดพลาดเมื่อคอมไพล์การออกแบบเหล่านี้ในซอฟต์แวร์ Quartus® II เวอร์ชั่น 10.1 และ 10.1 SP1

    ก่อนอื่นให้ทําตามคําแนะนําใน แนวทางการเชื่อมต่อพินตระกูลอุปกรณ์ Cyclone IV (PDF) หากคุณกําลังออกแบบแอปพลิเคชันตัวรับส่งสัญญาณที่ทํางานที่ อัตราข้อมูล 2.97Gbps หลังจากปฏิบัติตามแนวทางนี้ จําเป็นต้องมีโปรแกรมแก้ไขเพิ่มเติมสําหรับซอฟต์แวร์ Quartus II เวอร์ชัน 10.1 และ 10.1 SP1 ดาวน์โหลดและติดตั้งโปรแกรมแก้ไขที่เหมาะสมจากลิงก์ด้านล่าง:

    ผลิตภัณฑ์ที่เกี่ยวข้อง

    บทความนี้จะนำไปใช้กับ 1 ผลิตภัณฑ์

    Cyclone® IV GX FPGA

    เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้