ID บทความ: 000082380 ประเภทข้อมูล: การแก้ไขปัญหา การตรวจสอบครั้งล่าสุด: 29/06/2018

เมื่อใช้ Intel® Arria® 10 PCI* Express Hard IP ทําไมจึงไม่สามารถเขียนข้อมูลข้อความเวกเตอร์ที่จัดสรร (0x05c) ในโครงสร้างความสามารถของ MSI เมื่อตั้งค่า Multiple Message Enable

สิ่งแวดล้อม

  • Intel® Quartus® Prime Pro Edition
  • Intel® Arria® 10 Cyclone® 10 Hard IP สำหรับ PCI Express*
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    ปัญหาสำคัญ

    คำอธิบาย

    ใน Intel® Arria® 10 FPGAs ข้อความ PCIe* บิตเวกเตอร์ที่จัดสรรจะไม่สามารถเขียนได้เมื่อมีการตั้งค่า Multiple Message Enable

    ตัวอย่างเช่น เมื่อ Multiple Message Enable ถูกตั้งค่าเป็น 3'b010 และ 32'hFFFFFFFF ถูกเขียนลงในฟิลด์ข้อมูลข้อความพื้นที่กําหนดค่า และอินพุตการขัดจังหวะโดยผู้ใช้คือ 0 ซอฟต์แวร์ดังกล่าวสามารถอ่านได้เฉพาะ 32'hFFFFFC

    นี่เป็นบักเล็กน้อยเนื่องจากแพคเก็ต MSI ที่สร้างขึ้นโดย Intel® Arria® 10 Hard IP ยังคงถูกต้อง

     

    ความละเอียด

    ไม่มีแผนที่จะแก้ไขปัญหานี้ การออกแบบของคุณจะต้องทราบว่าบิตเวกเตอร์ที่จัดสรรข้อมูลข้อความจะไม่สามารถอ่านได้โดย SW เสมอเมื่อมีการตั้งค่า Multiple Message Enable

    ผลิตภัณฑ์ที่เกี่ยวข้อง

    บทความนี้จะนำไปใช้กับ 1 ผลิตภัณฑ์

    Intel® Arria® 10 FPGA และ SoC FPGA

    เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้