ID บทความ: 000082228 ประเภทข้อมูล: การแก้ไขปัญหา การตรวจสอบครั้งล่าสุด: 20/06/2018

ทําไม Intel® Arria® 10 และ Intel Cyclone® 10 GX PCIe* Hard IP ไม่อนุญาตให้ TLP อ่านหน่วยความจําให้เสร็จสมบูรณ์

สิ่งแวดล้อม

  • Intel® Quartus® Prime Pro Edition
  • Intel® Arria® 10 Cyclone® 10 Hard IP สำหรับ PCI Express*
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    ปัญหาสำคัญ

    คำอธิบาย

    มีข้อจํากัดด้านการออกแบบใน Intel® Arria® 10 และ Intel Cyclone® 10 GX PCIe* Hard IP ซึ่งไม่มีบัฟเฟอร์บายพาสในการจัดเก็บ TLP การอ่านหน่วยความจํา  หากไม่มีเครดิตในการส่ง TLPs การอ่านหน่วยความจําใดๆ TLP เหล่านี้จะยังคงอยู่ในคิวซึ่งทําให้ TLPs การเขียนหน่วยความจําเสร็จสมบูรณ์ถูกบล็อกแบบตัวต่อบรรทัด  Intel® Arria® 10 และ Intel Cyclone® 10 GX PCIe* Hard IP ไม่อนุญาตให้ TLP อ่านหน่วยความจําจนเสร็จสิ้น TLP เนื่องจาก Hard IP ไม่มีบัฟเฟอร์บายพาสในการอ่านหน่วยความจํา TLP และให้ TLP การอ่านหน่วยความจําเสร็จสมบูรณ์ TLP นําหน้า TLPs การอ่านหน่วยความจําเหล่านี้

    ความละเอียด

    ไม่มีวิธีแก้ไขปัญหาสําหรับปัญหานี้  แอปพลิเคชันและซอฟต์แวร์ผู้ใช้ควรตระหนักถึงข้อจํากัดและดูแลสถานการณ์นี้

    ปัญหานี้จะไม่ได้รับการแก้ไขในเวอร์ชั่นใดๆ ของซอฟต์แวร์ IP ในอนาคต

    ผลิตภัณฑ์ที่เกี่ยวข้อง

    บทความนี้จะนำไปใช้กับ 2 ผลิตภัณฑ์

    Intel® Cyclone® 10 GX FPGA
    Intel® Arria® 10 FPGA และ SoC FPGA

    เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้