ID บทความ: 000082228 ประเภทข้อมูล: การแก้ไขปัญหา การตรวจสอบครั้งล่าสุด: 20/06/2018

ทําไม Arria® 10 และ Cyclone® 10 GX PCIe* Hard IP ไม่อนุญาตให้ทําการเขียนหน่วยความจํา TLP ให้สมบูรณ์เพื่อส่ง TLP การอ่านหน่วยความจํา

สิ่งแวดล้อม

  • Intel® Quartus® Prime Pro Edition
  • Intel® Arria® 10 Cyclone® 10 Hard IP สำหรับ PCI Express*
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    ปัญหาสำคัญ

    คำอธิบาย

    มีข้อจํากัดด้านการออกแบบใน Arria® 10 และ Cyclone® 10 GX PCIe* Hard IP ซึ่งไม่มีบัฟเฟอร์บายพาสเพื่อจัดเก็บ TLP การอ่านหน่วยความจํา หากไม่มีเครดิตในการส่ง TLP การอ่านหน่วยความจํา TLL เหล่านี้จะอยู่ในคิว ซึ่งจะทําให้ TLL การเขียนหน่วยความจําเสร็จสิ้นจึงถูกบล็อกล่วงหน้า Arria® 10 และ Cyclone® 10 GX PCIe* Hard IP ไม่อนุญาตให้ทําการเขียนหน่วยความจําใด ๆ TLP เพื่อผ่าน TLP การอ่านหน่วยความจําเนื่องจาก Hard IP ไม่มีบัฟเฟอร์บายพาสเพื่อให้ TLP การอ่านหน่วยความจําขาดและให้วิธีการเขียนหน่วยความจํา TLP เพื่อล้ําหน้า TLP การอ่านหน่วยความจําเหล่านี้

    ความละเอียด

    ไม่มีการแก้ไขปัญหาสําหรับปัญหานี้ แอปพลิเคชันและซอฟต์แวร์ของผู้ใช้ควรตระหนักถึงข้อจํากัดและดูแลสถานการณ์นี้

    ปัญหานี้จะไม่ได้รับการแก้ไขในเวอร์ชันใดๆ ของซอฟต์แวร์ IP ที่ออกใหม่ในอนาคต

    ผลิตภัณฑ์ที่เกี่ยวข้อง

    บทความนี้จะนำไปใช้กับ 2 ผลิตภัณฑ์

    Intel® Cyclone® 10 GX FPGA
    Intel® Arria® 10 FPGA และ SoC FPGA

    เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้