ID บทความ: 000081645 ประเภทข้อมูล: การแก้ไขปัญหา การตรวจสอบครั้งล่าสุด: 11/12/2015

TimeQuest Timing Analyzer รายงานการละเมิดความกว้างของพัลส์ขั้นต่ํา PLL สําหรับ PCIe

สิ่งแวดล้อม

  • Intel® Quartus® II Subscription Edition
  • PLL
  • PCI Express*
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    ปัญหาสำคัญ

    คำอธิบาย

    ในซอฟต์แวร์ Quartus II เวอร์ชั่น 14.1 ตัววิเคราะห์เวลา TimeQuest รายงานการละเมิดความกว้างของพัลส์ขั้นต่ํากับเอาต์พุตสัญญาณนาฬิกาแบบอนุกรมของ PLL

    สําหรับคอร์ IP PCI Express (PCIe) ตัววิเคราะห์เวลา TimeQuest จะรายงาน การละเมิดความกว้างของพัลส์ตามเส้นทางจากเอาต์พุตสัญญาณนาฬิกาซีเรียลส่ง (TX) PLL และชุดตัวคูณสัญญาณนาฬิกา (CMU) แบบ Fractional Phase Locked (ATX) ลูป (fPLL) ไปยังจุดหมายปลายทางต่างๆ ในอินเตอร์เฟซอนุกรมความเร็วสูง (HSSI) TX ช่องสัญญาณแนบขนาดกลางทางกายภาพ (PMA) ตัวอย่างแสดงไว้ด้านล่าง:

    ; Summary of Paths ; Slack ; Actual Width ; Required Width ; Type ; Clock ; Clock Edge ; Target ; ; -0.142 ; -0.142 ; 0.000 ; Low Pulse Width ; dut|pll_serial_clk_8g ; Rise ; dut|altpcie_a10_hip_pipen1b|g_xcvr.altpcie_a10_hip_pllnphy|g_xcvr.g_phy_g3x1.phy_g3x1|phy_g3x1|g_xcvr_native_insts[0].twentynm_xcvr_native_inst|twentynm_xcvr_native_inst|inst_twentynm_pma|gen_twentynm_hssi_pma_tx_buf.inst_twentynm_hssi_pma_tx_buf|clk0_tx ; ; -0.142 ; -0.142 ; 0.000 ; Low Pulse Width ; dut|pll_serial_clk_8g ; Rise ; dut|altpcie_a10_hip_pipen1b|g_xcvr.altpcie_a10_hip_pllnphy|g_xcvr.g_phy_g3x1.phy_g3x1|phy_g3x1|g_xcvr_native_insts[0].twentynm_xcvr_native_inst|twentynm_xcvr_native_inst|inst_twentynm_pma|gen_twentynm_hssi_pma_tx_cgb.inst_twentynm_hssi_pma_tx_cgb|cpulse_out_bus[0] ; ; -0.142 ; -0.142 ; 0.000 ; Low Pulse Width ; dut|pll_serial_clk_8g ; Rise ; dut|altpcie_a10_hip_pipen1b|g_xcvr.altpcie_a10_hip_pllnphy|g_xcvr.g_phy_g3x1.phy_g3x1|phy_g3x1|g_xcvr_native_insts[0].twentynm_xcvr_native_inst|twentynm_xcvr_native_inst|inst_twentynm_pma|gen_twentynm_hssi_pma_tx_cgb.inst_twentynm_hssi_pma_tx_cgb|hifreqclkp ; ; -0.141 ; -0.141 ; 0.000 ; Low Pulse Width ; dut|pll_serial_clk_8g ; Rise ; dut|altpcie_a10_hip_pipen1b|g_xcvr.altpcie_a10_hip_pllnphy|g_xcvr.g_phy_g3x1.phy_g3x1|phy_g3x1|g_xcvr_native_insts[0].twentynm_xcvr_native_inst|twentynm_xcvr_native_inst|inst_twentynm_pma|gen_twentynm_hssi_pma_tx_buf.inst_twentynm_hssi_pma_tx_buf|ckp ; ; -0.141 ; -0.141 ; 0.000 ; Low Pulse Width ; dut|pll_serial_clk_8g ; Rise ; dut|altpcie_a10_hip_pipen1b|g_xcvr.altpcie_a10_hip_pllnphy|g_xcvr.g_phy_g3x1.phy_g3x1|phy_g3x1|g_xcvr_native_insts[0].twentynm_xcvr_native_inst|twentynm_xcvr_native_inst|inst_twentynm_pma|gen_twentynm_hssi_pma_tx_cgb.inst_twentynm_hssi_pma_tx_cgb|ckdccp ; ...
    ความละเอียด

    ปัญหานี้ได้รับการแก้ไขในซอฟต์แวร์ Quartus II เวอร์ชั่น 15.0 ไม่มี การแก้ไขปัญหาสําหรับซอฟต์แวร์ที่ออกใหม่ก่อนหน้านี้

    ผลิตภัณฑ์ที่เกี่ยวข้อง

    บทความนี้จะนำไปใช้กับ 1 ผลิตภัณฑ์

    อุปกรณ์ที่ตั้งโปรแกรมได้ Intel®

    เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้