เนื่องจากปัญหากับซอฟต์แวร์ Quartus® II เวอร์ชั่น 15.0 (windows เท่านั้น) ระบบ Qsys ที่มี IP altera_error_response_slave ล้มเหลวในการสร้างโมเดลการจําลอง VHDL และการทดสอบ
เพื่อแก้ไขปัญหานี้ Verilog ควรใช้สําหรับการจําลอง
ปัญหานี้จะได้รับการแก้ไขในเวอร์ชันในอนาคตของซอฟต์แวร์ QuartusII