ID บทความ: 000081475 ประเภทข้อมูล: การแก้ไขปัญหา การตรวจสอบครั้งล่าสุด: 12/09/2012

ใน Interlaken PHY IP Core ซอฟต์แวร์ Quartus II จะรายงานการละเมิดความกว้างของพัลส์ขั้นต่ําสําหรับสัญญาณนาฬิกา PHY บางตัว

สิ่งแวดล้อม

  • Intel® Quartus® II Subscription Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    คำอธิบาย

    ใน Interlaken PHY IP Core ซอฟต์แวร์ Quartus II จะรายงานการละเมิดความกว้างของพัลส์ขั้นต่ําสําหรับการออกแบบ Interlaken PHY บนสัญญาณนาฬิกาต่อไปนี้:

     

    altera_pcs|ilkn_pcs_10gbps_inst|sv_ilk_inst|bonded_lane_inst|inst_sv_xcvr_native[0].interlaken_inst|inst_sv_pma|rx_pma.sv_rx_pma_inst|rx_pmas[0].rx_pma.rx_pma_deser|clk90b

    altera_pcs|ilkn_pcs_10gbps_inst|sv_ilk_inst|bonded_lane_inst|inst_sv_xcvr_native[0].interlaken_inst|inst_sv_pma|tx_pma.sv_tx_pma_inst|tx_pma_insts[0].sv_tx_pma_ch_inst|tx_pma_ch.tx_cgb|pclk[1]

    ความละเอียด

    การละเมิดความกว้างของชีพจรขั้นต่ําเหล่านี้เป็นเส้นทางเท็จ โปรดละเลยพาธเหล่านี้. ปัญหานี้ได้รับการแก้ไขใน Quartus II v12.0SP2 สําหรับอุปกรณ์การผลิต Stratix V

    ผลิตภัณฑ์ที่เกี่ยวข้อง

    บทความนี้จะนำไปใช้กับ 1 ผลิตภัณฑ์

    อุปกรณ์ที่ตั้งโปรแกรมได้ Intel®

    เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้