ID บทความ: 000081276 ประเภทข้อมูล: การแก้ไขปัญหา การตรวจสอบครั้งล่าสุด: 08/04/2013

ซอฟต์แวร์ Quartus II เวอร์ชั่น 11.1 SP2 มีการแก้ไขทั้งหมดจากซอฟต์แวร์ Quartus II เวอร์ชั่น 11.1 SP1 patch 1.dp11 หรือไม่

สิ่งแวดล้อม

  • Intel® Quartus® II Subscription Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    คำอธิบาย

    ไม่ ซอฟต์แวร์ Quartus® II เวอร์ชั่น 11.1 SP2 ไม่ได้รวมการแก้ไขทั้งหมดสําหรับอุปกรณ์ Stratix® V และ Arria® V จากซอฟต์แวร์ Quartus II เวอร์ชั่น 11.1 SP1 Patch 1.dp11 ไม่มีการแก้ไขสําหรับปัญหาต่อไปนี้ใน readme สําหรับแพทช์อุปกรณ์ 1.dp11:

    -----------------
    Issue 18 (31645)
    -----------------
    Quartus II triggers the following error when openning Chip Planner for
    Stratix V designs with DQS FF:
    Fatal Error: Access Violation at 0X000000001CED28C5

    -----------------
    Issue 23 (32785)
    -----------------
    Alt_syncram is missing some timing paths for Stratix V M20K ECC modes.

    -----------------
    Issue 26 (33894)
    -----------------
    Internal Error: Sub-system: ASMCC,
    File: /quartus/comp/asmcc/asmcc_bitfield.cpp, Line: 882
    Assembler bitfield error: Found conflicting assignments for CRAM address; address = 4935431

    -----------------
    Issue 27 (34197)
    -----------------
    Internal Error: Sub-system: ASMIO,
    File: /quartus/comp/asmio/asmio_oct.cpp, Line: 714
    !is_differential

    -----------------
    Issue 28 (34212)
    -----------------
    Address decoder in Stratix V soft XAUI had incorrect connection,
    making registers in address range 0x40 -0x7F inaccessible.
    ความละเอียด สําหรับการแก้ไขปัจจุบันทั้งหมดสําหรับอุปกรณ์ Stratix V และ Arria V ให้ติดตั้งซอฟต์แวร์ Quartus II เวอร์ชั่น 11.1 SP2 และติดตั้งโปรแกรมแก้ไขอุปกรณ์ล่าสุดจากโซลูชันที่เกี่ยวข้องด้านล่าง

    ผลิตภัณฑ์ที่เกี่ยวข้อง

    บทความนี้จะนำไปใช้กับ 10 ผลิตภัณฑ์

    Stratix® V FPGA
    Arria® V FPGA และ SoC FPGA
    Stratix® V E FPGA
    Stratix® V GS FPGA
    Stratix® V GT FPGA
    Stratix® V GX FPGA
    Arria® V SX SoC FPGA
    Arria® V ST SoC FPGA
    Arria® V GX FPGA
    Arria® V GT FPGA

    เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้