ID บทความ: 000081113 ประเภทข้อมูล: การแก้ไขปัญหา การตรวจสอบครั้งล่าสุด: 29/08/2013

ทําไมคอนโทรลเลอร์หน่วยความจําฮาร์ด DDR3 ของฉันจึงไม่สลับ ODT

สิ่งแวดล้อม

  • Intel® Quartus® II Subscription Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    คำอธิบาย

    มีปัญหากับคอนโทรลเลอร์หน่วยความจําฮาร์ด DDR3 ที่ทําให้สัญญาณ ODT (mem_odt) ยังคงสูงอยู่ระหว่างการเข้าถึงการเขียนและการอ่าน

    ความละเอียด

    การแก้ปัญหามีดังนี้:

    1. ในแท็บ MegaWizard Memory Parameters ตั้งค่า MR1 RttNom เป็น ปิดใช้งาน ตั้งค่า MR2 RttWr เป็น RZQ/4 (หรือค่าใดก็ตามที่ทํางานได้ดีที่สุดสําหรับบอร์ดของคุณ)
    2. สร้าง IP ใหม่
    3. ทําการเปลี่ยนแปลงต่อไปนี้เพื่อบังคับสัญญาณmem_odtให้สูงอย่างถาวร เปิดไฟล์ *_p0_*_addr_cmd_pads.v และเปลี่ยนการเชื่อมต่อ Datain ในการสร้างอินสแตนซ์ucmd_padดังนี้:

    จาก:

    .datain({ phy_ddio_we_n, phy_ddio_cas_n, phy_ddio_ras_n, phy_ddio_odt, phy_ddio_cke, phy_ddio_cs_n})
     
    ถึง:

    .datain({ phy_ddio_we_n, phy_ddio_cas_n, phy_ddio_ras_n, 4\'b1111, phy_ddio_cke, phy_ddio_cs_n})

    คอมไพล์การออกแบบใหม่และปฏิบัติตามขอบเขตที่mem_odtสูงเสมอ ด้วยการปิดใช้งาน RttNom และเปิดใช้งาน RttWr จะช่วยให้มั่นใจได้ว่า ODT ในอุปกรณ์หน่วยความจําถูกเปิดใช้งานสําหรับการเข้าถึงการเขียนเท่านั้น

    ปัญหานี้จะได้รับการแก้ไขในซอฟต์แวร์ Quartus® II ในอนาคต

    ผลิตภัณฑ์ที่เกี่ยวข้อง

    บทความนี้จะนำไปใช้กับ 1 ผลิตภัณฑ์

    Cyclone® V E FPGA

    เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้