ID บทความ: 000080997 ประเภทข้อมูล: การแก้ไขปัญหา การตรวจสอบครั้งล่าสุด: 25/09/2014

ที่อยู่ลงทะเบียนคอร์ IP 40-100GbE ความหน่วงแฝงต่ําบางส่วนไม่ตรงกับคู่มือผู้ใช้

สิ่งแวดล้อม

  • Intel® Quartus® II Subscription Edition
  • อีเธอร์เน็ต
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    ปัญหาสำคัญ

    คำอธิบาย

    มีการลงทะเบียนหลายรายการในคอร์ IP 40-100GbE ความหน่วงแฝงต่ํา มีอยู่ในที่อยู่จริงที่ไม่ตรงกับที่อยู่ที่จัดทําเอกสาร ในอีเธอร์เน็ต MAC 40 และ 100-Gbps ความหน่วงแฝงต่ําและ PHY MegaCore คู่มือผู้ใช้ฟังก์ชัน

    ตําแหน่งจริงของการลงทะเบียนโมดูล TXSTAT_NAME_2 สถิติ TX 0x84E

    ตําแหน่งจริงของการลงทะเบียนโมดูล RXSTAT_NAME_2 สถิติ RX คือ 0x94E

    ตําแหน่งจริงของการลงทะเบียนโมดูล TX_PTP_CLK_PERIOD PTP เป็น0xA01

    ตําแหน่งจริงของการลงทะเบียนโมดูล TX_PTP_TOD PTP 0xA02เพื่อ0xA04

    ตําแหน่งที่แท้จริงของโมดูล TX_PTP_STATUS PTP คือ 0xA05

    ตําแหน่งที่แท้จริงของโมดูล RX_TP_CLK_PERIOD PTP คือ 0xB01

    ความละเอียด

    หากต้องการแก้ไขปัญหานี้ ให้ใช้ที่อยู่จริงที่ระบุไว้ ใน erratum นี้เพื่อเข้าถึงการลงทะเบียนเหล่านี้ บางส่วนของค่าจริงเหล่านี้ ตําแหน่งต่างๆ เป็นเอกสารประกอบเพื่อจัดเก็บการลงทะเบียนรอยขีดข่วนหรือรูปแบบคอร์ IP สตริงตัวระบุ จนกว่าปัญหานี้ได้รับการแก้ไข อย่าใช้สิ่งเหล่านี้ ตําแหน่งตามวัตถุประสงค์ที่ระบุไว้ในคู่มือผู้ใช้

    ปัญหานี้ได้รับการแก้ไขในเวอร์ชัน 14.0 ของความหน่วงต่ํา 40- และฟังก์ชันอีเธอร์เน็ต MAC 100-Gbps และ PHY MegaCore

    ผลิตภัณฑ์ที่เกี่ยวข้อง

    บทความนี้จะนำไปใช้กับ 1 ผลิตภัณฑ์

    อุปกรณ์ที่ตั้งโปรแกรมได้ Intel®

    เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้