ID บทความ: 000080894 ประเภทข้อมูล: การแก้ไขปัญหา การตรวจสอบครั้งล่าสุด: 16/11/2011

Quartus II Compile Failure สําหรับคอร์เอาต์พุตวิดีโอสัญญาณนาฬิกา VIP (CVO) เนื่องจากตัวแปรที่ไม่ได้ประกาศ

สิ่งแวดล้อม

  • Intel® Quartus® II Subscription Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    ปัญหาสำคัญ

    คำอธิบาย

    ซอฟต์แวร์ Quartus II คอมไพล์ล้มเหลวสําหรับคอร์ VIP CVO เนื่องจากตัวแปรที่ไม่ได้ประกาศ

    ConfigurationHappens ที่ได้รับผลกระทบก็ต่อเมื่อวิดีโอ เปิดใช้งานตัวเลือกนาฬิกาเดียวกัน

    ผลกระทบด้านการออกแบบ

    Error (10207): Verilog HDL error at alt_vipitc111_IS2Vid.v(934): can’t resolve reference to object “rst_vid_clk_reg. ลูกค้าไม่สามารถคอมไพล์คอร์ใน Quartus II ได้สําเร็จ ซอฟต์แวร์

    ความละเอียด
    1. เปิดไฟล์ต้นฉบับ ไฟล์ alt_vipitc111_IS2Vid.v คุณสามารถค้นหาไฟล์นี้ภายใต้QUARTUS_ROOTDIR/../ip/altera/clocked_video_ip/src_hdl
    2. เปิดไฟล์และไปที่บรรทัด 934 หรือบรรทัดที่มี การกําหนดค่า SDI ".aclr(rst_vid_clk_reg)" ต่อไปนี้
    3. แก้ไขบรรทัดนี้โดยการลบ "_reg" ซึ่งทําให้ บรรทัดเป็น "/aclr(rst_vid_clk)"
    4. รันและคอมไพล์

    ปัญหานี้จะได้รับการแก้ไขในเวอร์ชัน VIP ในอนาคต ฟังก์ชัน MegaCore

    ผลิตภัณฑ์ที่เกี่ยวข้อง

    บทความนี้จะนำไปใช้กับ 1 ผลิตภัณฑ์

    อุปกรณ์ที่ตั้งโปรแกรมได้ Intel®

    เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้