ID บทความ: 000080892 ประเภทข้อมูล: การแก้ไขปัญหา การตรวจสอบครั้งล่าสุด: 30/06/2014

เหตุใด XCVR_REFCLK_PIN_TERMINATION การมอบหมาย DC_COUPLING_INTERNAL_100_OHM จึงล้มเหลวในซอฟต์แวร์ Quartus® II เวอร์ชั่น 12.0

สิ่งแวดล้อม

  • ซอฟต์แวร์การออกแบบ Intel® Quartus® Prime
  • ส่วนประกอบทั่วไป
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    คำอธิบาย

    XCVR_REFCLK_PIN_TERMINATION การมอบหมาย DC_COUPLING_INTERNAL_100_OHM ล้มเหลวในซอฟต์แวร์ Quartus® Ii เวอร์ชั่น 12.0 เนื่องจากข้อผิดพลาดในคู่มือผู้ใช้ Intel® FPGA IP ตัวรับส่งสัญญาณ PHY

    "ตาราง 6-4 ตัวรับส่งสัญญาณและการมอบหมาย PLL สําหรับอุปกรณ์ Stratix® V" ของตัวรับส่งสัญญาณ PHY IP userguide ระบุข้อจํากัดเป็น "DC_COUPLING_INTERNAL_100_OHM" ข้อจํากัดที่ถูกต้องคือ "DC_COUPLING_INTERNAL_100_OHMS"

    ความละเอียด

    ข้อผิดพลาดนี้ได้รับการแก้ไขในซอฟต์แวร์ Quartus® II v12.0

    ผลิตภัณฑ์ที่เกี่ยวข้อง

    บทความนี้จะนำไปใช้กับ 1 ผลิตภัณฑ์

    Stratix® V GX FPGA

    เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้