ID บทความ: 000080832 ประเภทข้อมูล: การแก้ไขปัญหา การตรวจสอบครั้งล่าสุด: 19/06/2019

ทําไม Intel® Arria® 10 Hard IP สําหรับสัญญาณ PCI* Express tx_outเปลี่ยนเป็นอิมพีแดนซ์สูงเป็นระยะๆ ในการจําลองที่ LTSSM = สถานะความเร็วในการกู้คืน

สิ่งแวดล้อม

  • Intel® Quartus® II Subscription Edition
  • Intel® Arria® 10 Cyclone® 10 Hard IP สำหรับ PCI Express*
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    ปัญหาสำคัญ

    คำอธิบาย

    เมื่อ LTSSM อยู่ในสถานะ Recovery Speed Intel® Arria® 10 Hard IP สําหรับ PCI* Express จะส่งชุดไฟฟ้าที่ไม่ได้ใช้งาน (EIOS) ออกไปก่อนเปลี่ยนเป็นไม่ได้ใช้งานไฟฟ้า พฤติกรรมนี้แสดงถึงการจําลองโดยสัญญาณtx_outเปลี่ยนเป็นอิมพีแดนซ์สูงเป็นระยะๆ  ดังนั้น หาก Bus Functionality Model (BFM) ของบริษัทอื่นที่ใช้สําหรับการจําลองตีความของอิมพีแดนซ์สูงเป็นสัญลักษณ์ที่ไม่รู้จัก ซึ่งจะทําให้ลําดับบิตเสียหายและการเปลี่ยน LTSSM ระหว่างความเร็วในการกู้คืนและสถานะ Recovery Lock

    ความละเอียด

    การจําลองโดยใช้ Intel® BFM และ Avery* BFM จะไม่ได้รับผลกระทบจากพฤติกรรมนี้

    หากใช้ BFM ของบริษัทอื่นสําหรับการจําลอง โปรดตรวจสอบว่าtx_outการเปลี่ยนเป็นอิมพีแดนซ์สูงไม่ได้รับการตีความว่าเป็นสัญลักษณ์ที่ไม่รู้จัก

    ผลิตภัณฑ์ที่เกี่ยวข้อง

    บทความนี้จะนำไปใช้กับ 1 ผลิตภัณฑ์

    Intel® Arria® 10 FPGA และ SoC FPGA

    เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้