ID บทความ: 000080756 ประเภทข้อมูล: การแก้ไขปัญหา การตรวจสอบครั้งล่าสุด: 02/09/2012

ความแตกต่างระหว่าง ODT แบบไดนามิกและ OCT แบบไดนามิกเมื่อทําการอนุมาน DDR3 SDRAM กับ Stratix III หรือ Stratix IV FPGAs

สิ่งแวดล้อม

BUILT IN - ARTICLE INTRO SECOND COMPONENT
คำอธิบาย

การยกเลิกไดย์ไดย์แบบไดนามิก (ODT)

Dynamic ODT เป็นคุณสมบัติใหม่ในหน่วยความจํา DDR3 SDRAM และไม่มีในหน่วยความจํา DDR2 SDRAM

Dynamic ODT มอบระบบที่มีความยืดหยุ่นมากขึ้นเพื่อปรับค่าการยกเลิกให้เหมาะสมกับเงื่อนไขการโหลดที่แตกต่างกัน เช่น การออกแบบแบบ Multi Rank

สําหรับการส่งสัญญาณที่เหมาะสม ระบบช่องเสียบคู่ทั่วไปจะมีโมดูลสิ้นสุดลงด้วยค่าอิมพีแดนซ์ต่ํา (30. หรือ 40) เมื่ออยู่ในสถานะไม่ได้ใช้งาน

เมื่อมีการเข้าถึงโมดูลระหว่างการดําเนินการเขียน ต้องการอิมพีแดนซ์การยกเลิกที่มากขึ้น เช่น 60 หรือ 120..

Dynamic ODT ช่วยให้ DRAM สลับระหว่างความต้านทานต่อการยกเลิกสูงหรือต่ําโดยไม่ต้องออกคําสั่งชุดลงทะเบียนโหมด

การยกเลิก Dynamic On-Chip (OCT)

Dynamic On-Chip Termination (OCT) เป็นคุณสมบัติบนอุปกรณ์FPGA Stratix® III และอุปกรณ์FPGA IV Stratix

Dynamic OCT ให้การยกเลิกชิปกับพินอินเทอร์เฟซ DDR3 SDRAM ทางด้านFPGA เพื่อลดความจําเป็นในการยกเลิกบอร์ดจึงช่วยประหยัดพื้นที่บอร์ด

มีการควบคุม OCT แบบไดนามิกหนึ่งตัวต่อกลุ่ม DQ/DQS Stratix III และอุปกรณ์ Stratix IV รองรับการเปิดและปิดการยกเลิกแบบไดนามิกระหว่างซีรีส์และการยกเลิกแบบขนานสําหรับ I/O แบบสองทิศทางในธนาคาร I/O ทั้งหมด

·         การยกเลิกแบบขนานแบบไดนามิก
- จะเปิดใช้งานก็ต่อเมื่อ I/O แบบสองทิศทางทําหน้าที่เป็นตัวรับสัญญาณและ
- จะถูกปิดใช้งานเมื่อทําหน้าที่เป็นไดรเวอร์

·         การยกเลิกซีรี่ส์แบบไดนามิก
- จะเปิดใช้งานก็ต่อเมื่อ I/O แบบสองทิศทางทําหน้าที่เป็นไดรเวอร์และ
- จะถูกปิดใช้งานเมื่อทําหน้าที่เป็นผู้รับ

คุณสมบัตินี้มีประโยชน์สําหรับการยกเลิกเส้นทางสองทิศทางประสิทธิภาพสูงใดๆ เนื่องจากความสมบูรณ์ของสัญญาณได้รับการปรับให้เหมาะสมโดยขึ้นอยู่กับทิศทางของข้อมูล

การใช้ OCT แบบไดนามิกช่วยประหยัดพลังงานเนื่องจากการยกเลิกอุปกรณ์เป็นแบบภายในแทนที่จะเป็นภายนอก นอกจากนี้ การยกเลิกจะเปิดสวิตช์เฉพาะระหว่างการทํางานอินพุตเท่านั้น ซึ่งจะทําให้เกิดพลังงานคงที่น้อยลง

 

ผลิตภัณฑ์ที่เกี่ยวข้อง

บทความนี้จะนำไปใช้กับ 3 ผลิตภัณฑ์

Stratix® IV GT FPGA
Stratix® IV GX FPGA
Stratix® III FPGA

เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้