ID บทความ: 000080662 ประเภทข้อมูล: การแก้ไขปัญหา การตรวจสอบครั้งล่าสุด: 11/07/2019

ทําไมคอร์ IP อีเทอร์เน็ต 40 Gbps เวลาแฝงต่ําของฉันจึงสร้างแพ็กเก็ตการควบคุมการไหล 66 ไบต์เมื่อโหมดควบคุมการไหลถูกตั้งค่าเป็น "การควบคุมการไหลแบบ Priority-based" และจํานวนคิว PFC ที่ตั้งค่าเป็น "8"

สิ่งแวดล้อม

  • Intel® Quartus® Prime Pro Edition
  • IP เอฟพีจีเอ Intel® สำหรับ Arria® 10 และ Stratix® V Ethernet 40G ความหน่วงแฝงต่ำ
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    ปัญหาสำคัญ

    คำอธิบาย

    เนื่องจากปัญหาในซอฟต์แวร์ Quartus® Prime ความหน่วงแฝงต่ํา 40-Gbps Ethernet IP Core ที่เปิดใช้งาน "การควบคุมการไหลแบบ Priority" และจํานวนคิว PFC ที่ตั้งค่าเป็น "8" จะสร้างแพ็กเก็ตการควบคุมโฟลว์ 66 ไบต์

    ความละเอียด

    เพื่อหลีกเลี่ยงปัญหานี้ อย่าตั้งค่าจํานวนของคิว PFC เป็น "8" ใน GUI จํานวนคิว PFC อื่นๆ ที่เพียงพอ

    ผลิตภัณฑ์ที่เกี่ยวข้อง

    บทความนี้จะนำไปใช้กับ 4 ผลิตภัณฑ์

    Intel® Arria® 10 FPGA และ SoC FPGA
    Stratix® V GX FPGA
    Stratix® V GS FPGA
    Stratix® V GT FPGA

    เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้