ID บทความ: 000080432 ประเภทข้อมูล: การแก้ไขปัญหา การตรวจสอบครั้งล่าสุด: 10/09/2019

ทําไมการเขียนโปรแกรมบิตการลงทะเบียนcsr_sysref_singledetเป็น '1' เมื่อ JESD204B Intel® FPGA IPอยู่ในขั้นตอน ILAS นํา IP กลับไปยังสถานะ CGS

สิ่งแวดล้อม

    Intel® Quartus® Prime Pro Edition
    Intel® Quartus® Prime Standard Edition
    IP เอฟพีจีเอ Intel® JESD204B
BUILT IN - ARTICLE INTRO SECOND COMPONENT
คำอธิบาย

เนื่องจากปัญหาที่ทราบกันในซอฟต์แวร์ Intel® Quartus® Prime Standard และ Pro Edition การเขียนโปรแกรมบิตการลงทะเบียน csr_sysref_singledet เป็น '1' เมื่อIntel FPGA IP JESD204B อยู่ในขั้นตอน ILAS จะนํา IP กลับสู่สถานะ CGS ซึ่งส่งผลต่อIntel Agilex® Intel Stratix® 10 Intel Arria® 10 และIntel Cyclone®ตระกูลอุปกรณ์ GX 10 ตระกูล เพื่อหลีกเลี่ยงปัญหานี้ หลีกเลี่ยงการเขียนโปรแกรม บิตการลงทะเบียนcsr_sysref_singledet เมื่อ JESD204B Intel FPGA IPอยู่ในขั้นตอน ILAS

ความละเอียด

เพื่อหลีกเลี่ยงปัญหานี้ หลีกเลี่ยงการเขียนโปรแกรมบิตการลงทะเบียน csr_sysref_singledet เมื่อINTEL FPGA IP JESD204B อยู่ในขั้นตอน ILAS ไม่มีการวางแผนการแก้ไขสําหรับสิ่งนี้

ผลิตภัณฑ์ที่เกี่ยวข้อง

บทความนี้จะนำไปใช้กับ 4 ผลิตภัณฑ์

Intel® Cyclone® 10 GX FPGA
เอฟพีจีเอและเอฟพีจีเอ SoC Intel® Agilex™ 7
Intel® Arria® 10 FPGA และ SoC FPGA
Intel® Stratix® 10 FPGA และ SoC FPGA

1

เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้