ID บทความ: 000080378 ประเภทข้อมูล: การแก้ไขปัญหา การตรวจสอบครั้งล่าสุด: 11/09/2012

มีปัญหาเมื่อใช้ALTLVDS_RXในโหมดที่ไม่ใช่ DPA สําหรับอุปกรณ์ Arria V ในซอฟต์แวร์ Quartus II เวอร์ชั่น 11.1sp2 หรือไม่

สิ่งแวดล้อม

    Intel® Quartus® II Subscription Edition
BUILT IN - ARTICLE INTRO SECOND COMPONENT
คำอธิบาย

ใช่ มีปัญหาเมื่อใช้ALTLVDS_RXในโหมดที่ไม่ใช่ DPA สําหรับอุปกรณ์ Arria® V ในซอฟต์แวร์ Quartus® II เวอร์ชัน 11.1sp2 และเวอร์ชันก่อนหน้า นาฬิกาความเร็วสูงที่ใช้ในการบันทึกข้อมูล RX จะไม่อยู่ตรงกลางอย่างถูกต้องในหน้าต่างการสุ่มตัวอย่าง

 

ความละเอียด ซึ่งได้รับการแก้ไขในซอฟต์แวร์ Quartus II เวอร์ชั่น 12.0

ผลิตภัณฑ์ที่เกี่ยวข้อง

บทความนี้จะนำไปใช้กับ 5 ผลิตภัณฑ์

Arria® V FPGA และ SoC FPGA
Arria® V GX FPGA
Arria® V GT FPGA
Arria® V SX SoC FPGA
Arria® V ST SoC FPGA

1

เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้