ID บทความ: 000080325 ประเภทข้อมูล: ข้อมูลผลิตภัณฑ์และเอกสารประกอบ การตรวจสอบครั้งล่าสุด: 08/10/2013

ฉันจะตั้งค่าพารามิเตอร์การกําหนดเวลาสําหรับ DDR3L ได้อย่างไร

สิ่งแวดล้อม

  • Intel® Quartus® II Subscription Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    คำอธิบาย

    ไม่สามารถกําหนดพารามิเตอร์การกําหนดเวลาบางส่วนในตารางข้อมูล DDR3L SDRAM ของผู้ผลิตได้

    ความละเอียด

    คุณสามารถดูตารางข้อมูล DDR3 SDRAM เพื่อใช้พารามิเตอร์การกําหนดเวลาสําหรับการตั้งค่าตัวแก้ไขพารามิเตอร์ DDR3L SDRAM (1.35 V) เป็นเวอร์ชันที่ใช้แรงดันไฟฟ้าต่ําของ DDR3 SDRAM (1.5 V)

    DDR3L SDRAM เว้นแต่จะระบุไว้เป็นอย่างอื่น DDR3L SDRAM จะเป็นไปตามข้อมูลจําเพาะฟังก์ชันและเวลาที่ระบุไว้ในเอกสารข้อมูลที่มีความหนาแน่นเทียบเท่า DDR3 SDRAM โฟลว์ที่แนะนําหมายถึงตารางข้อมูล DDR3 SDRAM สําหรับพารามิเตอร์เวลาใดๆ ที่ไม่ได้ระบุไว้ในตารางข้อมูล DDR3L

    ผลิตภัณฑ์ที่เกี่ยวข้อง

    บทความนี้จะนำไปใช้กับ 20 ผลิตภัณฑ์

    Cyclone® V SX SoC FPGA
    Cyclone® V GT FPGA
    Stratix® V GX FPGA
    Cyclone® V GX FPGA
    Stratix® V GT FPGA
    Stratix® V GS FPGA
    Arria® V GZ FPGA
    Arria® V GT FPGA
    Cyclone® V ST SoC FPGA
    Arria® V ST SoC FPGA
    Arria® V GX FPGA
    Arria® V SX SoC FPGA
    Arria® II GZ FPGA
    Stratix® IV GX FPGA
    Stratix® III FPGA
    Stratix® IV GT FPGA
    Stratix® V E FPGA
    Stratix® IV E FPGA
    Cyclone® V SE SoC FPGA
    Cyclone® V E FPGA

    เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้