ID บทความ: 000080306 ประเภทข้อมูล: การแก้ไขปัญหา การตรวจสอบครั้งล่าสุด: 01/02/2016

ทําไม Pin Planner ในซอฟต์แวร์ Intel® Quartus® Prime จึงแสดงพินสัญญาณนาฬิกาอ้างอิงเฉพาะทางด้านขวาของอุปกรณ์ Intel® Arria® 10 ที่มีช่องรับส่งสัญญาณอยู่ทางด้านซ้ายเท่านั้น

สิ่งแวดล้อม

  • Intel® Quartus® Prime Pro Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    คำอธิบาย

    Intel® Arria®อุปกรณ์ 10 เครื่องที่รองรับช่องสัญญาณตัวรับส่งสัญญาณทางด้านซ้ายเท่านั้นอาจมีพิน REFCLK ของตัวรับส่งสัญญาณเฉพาะทางด้านขวาของอุปกรณ์ พินเหล่านี้ไม่ได้เชื่อมต่อกับตัวรับส่งสัญญาณด้านซ้าย แต่คุณสามารถใช้พินนี้เพื่อขับเคลื่อน fPLL ทางด้านขวาและตรรกะคอร์

     

    ความละเอียด

    N/A

    ผลิตภัณฑ์ที่เกี่ยวข้อง

    บทความนี้จะนำไปใช้กับ 3 ผลิตภัณฑ์

    Intel® Arria® 10 GX FPGA
    Intel® Arria® 10 GT FPGA
    Intel® Arria® 10 SX SoC FPGA

    เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้