ID บทความ: 000080192 ประเภทข้อมูล: การแก้ไขปัญหา การตรวจสอบครั้งล่าสุด: 23/05/2014

ฉันสามารถวางพินสัญญาณนาฬิกาหรือข้อมูลอินพุตที่แตกต่างในธนาคาร I/O ที่ไม่ได้ใช้ VCCIO ขนาด 2.5V ได้หรือไม่

สิ่งแวดล้อม

BUILT IN - ARTICLE INTRO SECOND COMPONENT
คำอธิบาย

ใน Stratix® V อุปกรณ์ Arria® V และ Cyclone® V บัฟเฟอร์การป้อนข้อมูลที่แตกต่างกันจะถูกขับเคลื่อนโดย VCCPD ซึ่งต้องเป็น 2.5-V เพื่อรองรับอินพุตที่แตกต่างกัน  คุณสามารถเลือกแหล่งจ่ายไฟ VCCIO ของธนาคาร I/O ได้ดังนี้ - 1.2, 1.25, 1.35, 1.5 หรือ 1.8-V และตั้งค่าพาวเวอร์ซัพพลาย VCCPD ของธนาคาร I/O เป็น 2.5-V ไม่รองรับมาตรฐาน I/O อินพุตที่แตกต่างกันเมื่อ VCCIO เป็น 3.0-V

 

ความละเอียด

ผลิตภัณฑ์ที่เกี่ยวข้อง

บทความนี้จะนำไปใช้กับ 14 ผลิตภัณฑ์

Stratix® V GX FPGA
Cyclone® V GT FPGA
Cyclone® V SE SoC FPGA
Cyclone® V GX FPGA
Cyclone® V E FPGA
Cyclone® V ST SoC FPGA
Cyclone® V SX SoC FPGA
Arria® V GT FPGA
Arria® V GX FPGA
Arria® V ST SoC FPGA
Arria® V SX SoC FPGA
Stratix® V E FPGA
Stratix® V GS FPGA
Stratix® V GT FPGA

เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้