ID บทความ: 000080176 ประเภทข้อมูล: การแก้ไขปัญหา การตรวจสอบครั้งล่าสุด: 22/07/2014

ทําไมฉันจึงไม่สามารถจําลอง Arria II IP Compiler สําหรับ PCI Express ใน Quartus 13.1 ได้

สิ่งแวดล้อม

BUILT IN - ARTICLE INTRO SECOND COMPONENT
คำอธิบาย

การสนับสนุน HardCopy® IV และ Stratix® II ถูกลบจาก 13.1 คุณอาจเห็นข้อผิดพลาด ดังที่แสดงด้านล่าง:

ข้อผิดพลาด #*: (vlog-7) ไม่สามารถเปิดไฟล์หน่วยการออกแบบ "/เครื่องมือ/acds/13.1/162/linux64/quartus/eda/sim_lib/stratixiigx_hssi_atoms.v" ในโหมดอ่าน

ใน Quartus® II 13.1 คุณต้องแก้ไขสคริปต์การจําลองตามรายละเอียดด้านล่าง

ความละเอียด

ต้องแก้ไขไฟล์ runtb.do:

แทน

vlib stratixiigx_hssi_ver
stratixiigx_hssi_ver stratixiigx_hssi_ver vmap
vlog -work stratixiigx_hssi_ver /eda/sim_lib/stratixiigx_hssi_atoms.v
vlog -work stratixiigx_hssi_ver/ไลบรารี/เมกะการทํางาน/alt2gxb.v

กับ

vlib stratixiigx_hssi_ver
stratixiigx_hssi_ver stratixiigx_hssi_ver vmap
vlog -work stratixiigx_hssi_ver stratixiigx_hssi_atoms.v
vlog -work stratixiigx_hssi_ver alt2gxb.v

ลบหรือแสดงความคิดเห็น:

hardcopyiv_hssi_ver vlib
hardcopyiv_hssi_ver hardcopyiv_hssi_ver vmap
hardcopyiv_hssi hardcopyiv_hssi_ver vmap
vlog -work hardcopyiv_hssi /eda/sim_lib/hardcopyiv_hssi_atoms.v

vlib hardcopyiv_pcie_hip_ver
hardcopyiv_pcie_hip_ver hardcopyiv_pcie_hip_ver vmap
hardcopyiv_pcie_hip hardcopyiv_pcie_hip_ver vmap
vlog -work hardcopyiv_pcie_hip /eda/sim_lib/hardcopyiv_pcie_hip_atoms.v

ลบหรือแสดงความคิดเห็นเกี่ยวกับการอ้างอิง Hardcopyiv จาก

eval vsim -novopt -t ps -L altera_mf_ver -L lpm_ver -L sgate_ver -L stratixiigx_hssi_ver -L stratixiv_hssi_ver -L stratixiv_pcie_hip_ver -L arriaii_hssi_ver -L arriaii_pcie_hip_ver -L arriaiigz_hssi_ver -L arriaiigz_pcie_hip_ver -L cycloneiv_hssi_ver -L cycloneiv_pcie_hip_ver -L hardcopyiv_hssi_ver -L hardcopyiv_pcie_hip_ver PCIE_JAVA_STR_RPL_TOP_chaining_testbench

ถึง

eval vsim -novopt -t ps -L altera_mf_ver -L lpm_ver -L sgate_ver -L stratixiigx_hssi_ver -L stratixiv_hssi_ver -L stratixiv_pcie_hip_ver -L arriaii_hssi_ver -L arriaii_pcie_hip_ver -L arriaiigz_hssi_ver -L arriaiigz_pcie_hip_ver -L cycloneiv_hssi_ver -L cycloneiv_pcie_hip_ver -L PCIE_JAVA_STR_RPL_TOP_chaining_testbench

โดยที่ PCIE_JAVA_STR_RPL_TOP_chaining_testbench คือชื่อของtop_chaining_testbenchของคุณ

ปัญหานี้จะได้รับการแก้ไขในซอฟต์แวร์ Quartus II เวอร์ชันในอนาคต

ผลิตภัณฑ์ที่เกี่ยวข้อง

บทความนี้จะนำไปใช้กับ 1 ผลิตภัณฑ์

Arria® II GX FPGA

เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้