ID บทความ: 000080169 ประเภทข้อมูล: ข้อความแสดงข้อผิดพลาด การตรวจสอบครั้งล่าสุด: 22/10/2013

ข้อผิดพลาด: ตัวถูกดําเนินการ 0 ต้องเป็น FPSCR --'vmsr fpexc, r0'

สิ่งแวดล้อม

  • Intel® Quartus® II Subscription Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    คำอธิบาย

    เนื่องจากปัญหาใน SoC Embedded Design Suite จึงอาจพบข้อผิดพลาดนี้ได้ในระหว่างการคอมไพล์ ARM DS-5 Altera Edition เมื่อใช้ vmsr fpexc r0 ในโค้ด assembly .s

    ความละเอียด

    หากต้องการแก้ไขปัญหานี้ ให้ดาวน์โหลดแพ็คเกจ Mentor Sourcery CodeBench Lite ล่าสุดจาก www.Mentor.com และอัปเดตคอมไพเลอร์ gcc ในการติดตั้ง <Quartus II>/embedded/host_tools/mentor/gnu/arm/baremetal

    ปัญหานี้ได้รับการแก้ไขเริ่มต้นด้วย SoC Embedded Design Suite เวอร์ชัน 15.1

    ผลิตภัณฑ์ที่เกี่ยวข้อง

    บทความนี้จะนำไปใช้กับ 5 ผลิตภัณฑ์

    Arria® V ST SoC FPGA
    Arria® V SX SoC FPGA
    Cyclone® V SE SoC FPGA
    Cyclone® V ST SoC FPGA
    Cyclone® V SX SoC FPGA

    เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้