ID บทความ: 000080023 ประเภทข้อมูล: การแก้ไขปัญหา การตรวจสอบครั้งล่าสุด: 15/05/2015

มีปัญหาที่ทราบเกี่ยวกับโมเดล Stratix V IBIS ที่เกิดขึ้นในซอฟต์แวร์ Quartus II สําหรับมาตรฐาน SSTL และ HSUL I/O ที่มีอินพุต OCT หรือไม่

สิ่งแวดล้อม

  • Intel® Quartus® II Subscription Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    คำอธิบาย

    ใช่   เนื่องจากปัญหาในซอฟต์แวร์ Quartus® II เวอร์ชั่น 13.1 อัปเดต 4 และรุ่นก่อนหน้า Stratix®รุ่น V IBIS ที่สร้างขึ้นสําหรับมาตรฐาน I/O ต่อไปนี้ด้วยการป้อนข้อมูล On-Chip Termination (OCT) ไม่แสดงพฤติกรรมที่ถูกต้อง

    • SSTL-15 พร้อมอินพุต OCT 20, 30, 40, 60, 120 โอห์ม
    • SSTL-135 พร้อมอินพุต OCT 20, 30, 40, 60, 120 โอห์ม
    • SSTL-125 พร้อมอินพุต OCT 20, 30, 40, 60, 120 โอห์ม
    • SSTL-12 พร้อมอินพุต OCT 60, 120 โอห์ม
    • HSUL-12 พร้อมอินพุต OCT 34, 40, 48, 60, 80 โอห์ม
    ความละเอียด หากต้องการแก้ไขปัญหานี้ ให้สร้างโมเดล IBIS ใหม่โดยใช้ซอฟต์แวร์ Quartus II เวอร์ชัน 14.0 หรือใหม่กว่า

    ผลิตภัณฑ์ที่เกี่ยวข้อง

    บทความนี้จะนำไปใช้กับ 4 ผลิตภัณฑ์

    Stratix® V E FPGA
    Stratix® V GS FPGA
    Stratix® V GT FPGA
    Stratix® V GX FPGA

    เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้