ID บทความ: 000079982 ประเภทข้อมูล: ข้อความแสดงข้อผิดพลาด การตรวจสอบครั้งล่าสุด: 15/04/2015

คําเตือนที่สําคัญ (21196): คุณจะได้รับคําเตือนที่สําคัญนี้สําหรับอินสแตนซ์ IP Serial Digital Interface (SDI) II เนื่องจากการเชื่อมต่อที่ไม่ถูกต้องของอินพุตสัญญาณนาฬิกาขนาน (tx_pclk) ของตัวส่งสัญญาณ

สิ่งแวดล้อม

BUILT IN - ARTICLE INTRO SECOND COMPONENT
คำอธิบาย

คุณจะได้รับคําเตือนสําคัญด้านล่างสําหรับอินสแตนซ์ IP อินเทอร์เฟซดิจิทัลอนุกรม (SDI) II เนื่องจากการเชื่อมต่อที่ไม่ถูกต้องของตัวส่งสัญญาณอินพุตสัญญาณนาฬิกาแบบขนาน (tx_pclk)

 

คําเตือนที่สําคัญ (21196): แหล่งข้อมูล Coreclk จาก HSSI 8G TX PCS อะตอม |altera_xcvr_native_av:u_phy|av_xcvr_native:gen_native_inst.av_xcvr_native_insts[0].gen_bonded_group_native.av_xcvr_native_inst|av_pcs:inst_av_pcs|av_pcs_ch:ch[0].inst_av_pcs_ch|av_hssi_8g_tx_pcs_rbc: inst_av_hssi_8g_tx_pcs|wys ไม่มีแหล่งข้อมูล 0 ppm เดียวกันในแง่ของนาฬิกาภายใน PCS เนื่องจากไม่ได้เชื่อมต่อ coreclk input ของช่องส่งสัญญาณ

ความละเอียด

เพื่อหลีกเลี่ยงคําเตือนที่สําคัญนี้ อินพุตสัญญาณนาฬิกาแบบขนาน (tx_pclk) ของ SDI II IP ต้องขับเคลื่อนด้วยสัญญาณเอาต์พุตสัญญาณนาฬิกา PLL สําหรับตัวรับส่งสัญญาณฮาร์ด (tx_clkout) ตามที่ระบุไว้ในคู่มือผู้ใช้ SDI II IP (เชื่อม โยง).

ผลิตภัณฑ์ที่เกี่ยวข้อง

บทความนี้จะนำไปใช้กับ 1 ผลิตภัณฑ์

อุปกรณ์ที่ตั้งโปรแกรมได้ Intel®

เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้