ID บทความ: 000079961 ประเภทข้อมูล: การแก้ไขปัญหา การตรวจสอบครั้งล่าสุด: 30/10/2013

ทําไมฉันถึงเห็นการละเมิดเวลาสําหรับสัญญาณaltera_reserved_tckเมื่อใช้คอนโทรลเลอร์ DDR3 SDRAM กับ UniPHY

สิ่งแวดล้อม

  • Intel® Quartus® II Subscription Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    คำอธิบาย

    เนื่องจากปัญหาในซอฟต์แวร์ Quartus® II เวอร์ชัน 12.1sp1 และก่อนหน้า เมื่อทําอินสแตนซ์ DDR3 SDRAM Controller กับ UniPHY คุณอาจได้รับการละเมิด altera_reserved_tckเวลา สาเหตุของการละเมิดนี้คือซอฟต์แวร์ Quartus II ไม่รู้จักเอาต์พุต JTAG เป็นสัญญาณนาฬิกา

    ความละเอียด

    ในการแก้ไขปัญหาการละเมิดนี้ ให้กําหนดนาฬิกาไปยังเครือข่ายนาฬิกาโดยใช้ไฟล์การตั้งค่า Quartus (.qsf) ต่อไปนี้:

    set_instance_assignment -name GLOBAL_SIGNAL "GLOBAL CLOCK" -to "altera_internal_jtag~TCKUTAP".

    ปัญหานี้ได้รับการแก้ไขแล้วเริ่มต้นด้วยซอฟต์แวร์ Quartus II เวอร์ชัน 13.0

    ผลิตภัณฑ์ที่เกี่ยวข้อง

    บทความนี้จะนำไปใช้กับ 1 ผลิตภัณฑ์

    อุปกรณ์ที่ตั้งโปรแกรมได้ Intel®

    เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้