เนื่องจากปัญหาในซอฟต์แวร์ Quartus® II เวอร์ชั่น 12.0 คุณอาจเห็นข้อผิดพลาดนี้หากรหัส HDL ของคุณใช้ PLL ในโหมดปกติหรือซอร์สซิงโครนัสและขับเคลื่อนเอาต์พุตสัญญาณนาฬิกาภายนอก ปัญหานี้มีผลต่อการออกแบบที่กําหนดเป้าหมายอุปกรณ์ Stratix® V, Arria® V และอุปกรณ์ Cyclone® V
ในการแก้ไขปัญหานี้ อย่าใช้โหมดปกติหรือซอร์สซิงโครนัส และเอาต์พุตสัญญาณนาฬิกาภายนอกในเวลาเดียวกัน
ปัญหาได้รับการแก้ไขเริ่มต้นด้วยซอฟต์แวร์ Quartus II เวอร์ชัน 12.0 SP1