ID บทความ: 000079878 ประเภทข้อมูล: การแก้ไขปัญหา การตรวจสอบครั้งล่าสุด: 28/08/2012

ทําไมฉันถึงเห็นข้อผิดพลาดบิตบนช่องสัญญาณ RX 0 ของบล็อกตัวรับส่งสัญญาณ GXBL1 เมื่อฉันเลี่ยงสัญญาณ gxb_powerdown ของบล็อกตัวรับส่งสัญญาณ GXBL0 เมื่อใช้อุปกรณ์ Cyclone® IV GX GX EP4CGX150 และ EP4CGX75

สิ่งแวดล้อม

BUILT IN - ARTICLE INTRO SECOND COMPONENT
คำอธิบาย

คุณอาจเห็นข้อผิดพลาดบิตบนช่องสัญญาณ RX 0 ของบล็อกตัวรับส่งสัญญาณ GXBL1 เมื่อคุณขจัดสัญญาณ gxb_powerdown ของบล็อกตัวรับส่งสัญญาณ GXBL0 เมื่อใช้อุปกรณ์ Cyclone® IV GX GX EP4CGX150 และ EP4CGX75 เนื่องจากการมีเพศสัมพันธ์ภายในอุปกรณ์

การออกแบบที่อาจได้รับผลกระทบมีดังนี้:

  • อุปกรณ์ Cyclone IV GX EP4CGX150 และ EP4CGX75 ที่ใช้ธนาคารตัวรับส่งสัญญาณ GXBL0 และ GXBL1
  • ใช้ช่องสัญญาณ RX 0 ในธนาคารตัวรับส่งสัญญาณ GXBL1
  • ใช้ TX Channel 3 ในธนาคารตัวรับส่งสัญญาณ GXBL0
  • สัญญาณ gxb_powerdown ของธนาคารตัวรับส่งสัญญาณ GXBL0 และ GXBL1 จะถูกควบคุมอย่างอิสระ

การออกแบบที่ได้รับผลกระทบอาจจําเป็นต้องได้รับการซิงโครไนซ์ใหม่

ความละเอียด

ในการแก้ไขปัญหานี้ อย่าใช้สัญญาณ gxb_powerdown สําหรับธนาคารตัวรับส่งสัญญาณ GXBL0 แทนที่จะระบุสัญญาณ pll_areset tx_digitalreset rx_analogreset และ rx_digitalreset

ผลิตภัณฑ์ที่เกี่ยวข้อง

บทความนี้จะนำไปใช้กับ 3 ผลิตภัณฑ์

Cyclone® FPGA
Cyclone® IV FPGA
Cyclone® IV GX FPGA

เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้