ID บทความ: 000079604 ประเภทข้อมูล: การแก้ไขปัญหา การตรวจสอบครั้งล่าสุด: 17/10/2011

Fitter ไม่ได้บังคับให้พินทั้งหมดภายในกลุ่มธนาคาร I/O ต้องแชร์พิน VCCPD อันเดียวเพื่อStratix V

สิ่งแวดล้อม

  • Intel® Quartus® II Subscription Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    ปัญหาสำคัญ

    คำอธิบาย

    แม้ว่าพินทั้งหมดภายในกลุ่มธนาคาร I/O จะต้องแชร์ พิน VCCPD ตัวเดียว Fitter ไม่ได้บังคับใช้ ข้อจํากัดนี้ ในอุปกรณ์ Stratix V พิน VCCPD ตัวเดียว ถูกแชร์กับกลุ่มธนาคาร I/O ฉลากธนาคาร I/O ที่มีฉลากเดียวกัน ตัวเลข (เช่น 7A, 7B, 7C และ 7D) ฟอร์มกลุ่มที่ใช้กลุ่มเดียวกัน พิน VCCPD ยกเว้นธนาคาร 3A 3B, 3C และ 3D—ธนาคาร 3A และ 3B เป็นกลุ่มที่มีพิน VCCPD หนึ่งพิน ธนาคาร 3C และ 3D เป็นกลุ่มที่แตกต่างกันด้วยพิน VCCPD ของตัวเอง สำหรับ ตัวอย่างเช่น ธนาคาร I/O ที่ใช้พิน VCCPD 3.0-V บังคับใช้ธนาคาร I/O อื่นๆ ทั้งหมดในกลุ่มเดียวกันให้ใช้ VCCPD 3.0-V ธนาคาร I/O ที่ใช้กําลังพิน VCCPD 2.5 V ธนาคาร I/O อื่นๆ ทั้งหมดในกลุ่มเดียวกันเพื่อใช้ VCCPD 2.5-V สำหรับ รายละเอียดระดับแรงดันไฟฟ้า VCCIO ที่รองรับ มีจําหน่ายสําหรับพิน VCCPD โปรดดู ที่มาตรฐาน I/O และส่วนระดับแรงดันไฟฟ้าในคุณสมบัติ I/O ในบทของอุปกรณ์ V Stratix ของStratix คู่มืออุปกรณ์ V

    ความละเอียด

    หากคุณใช้พินออกหรือพินสองทิศทางกับ 3.3 มาตรฐาน V-LVTTL/LVCMOS I/O คุณต้องบังคับใช้ข้อจํากัด VCCPD ด้วยตนเองพร้อมการบ้านสถานที่ตั้ง

    ผลิตภัณฑ์ที่เกี่ยวข้อง

    บทความนี้จะนำไปใช้กับ 1 ผลิตภัณฑ์

    Stratix® V FPGA

    เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้