ID บทความ: 000079513 ประเภทข้อมูล: การแก้ไขปัญหา การตรวจสอบครั้งล่าสุด: 01/01/2015

ทําไมพิน RREF จึงถูกระบุว่าเป็นพิน GND ในไฟล์พินเอาต์ (.pin) สําหรับอุปกรณ์ Arria II GX

สิ่งแวดล้อม

  • Intel® Quartus® II Subscription Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    คำอธิบาย

    ไฟล์พินเอาต์ที่สร้างขึ้นโดยซอฟต์แวร์ Quartus® II เวอร์ชั่น 9.0 และ 9.0 SP1 ระบุพิน RREF เป็นพิน GND ในอุปกรณ์ Arria® II GX อย่างไม่ถูกต้อง  พิน RREF เชื่อมต่อกับ GND บน PCB แต่ผ่านตัวต้านทานแบบ 2 บิตที่มีความแม่นยําตามที่ระบุไว้ในแนวทางการเชื่อมต่อพินตระกูลอุปกรณ์ II GX Arria (PDF)

    ปัญหานี้ได้รับการแก้ไขเริ่มต้นด้วยซอฟต์แวร์ Quartus II เวอร์ชัน 9.0 SP2

    ผลิตภัณฑ์ที่เกี่ยวข้อง

    บทความนี้จะนำไปใช้กับ 1 ผลิตภัณฑ์

    Arria® II GX FPGA

    เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้