ID บทความ: 000079474 ประเภทข้อมูล: การแก้ไขปัญหา การตรวจสอบครั้งล่าสุด: 08/04/2015

มีปัญหาที่ทราบกันดีเกี่ยวกับข้อจํากัดด้านเวลาที่เกิดขึ้นโดย IP ที่ใช้ RLDRAMII UniPHY ในซอฟต์แวร์ Quartus II เวอร์ชั่น 11.0SP1 หรือไม่

สิ่งแวดล้อม

  • Intel® Quartus® II Subscription Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    คำอธิบาย

    ใช่ มีปัญหาเกี่ยวกับการตีความ IP ที่ใช้ RLDRAMII UniPHY ในการตีความพารามิเตอร์ของบอร์ดที่บิดเบี้ยวในซอฟต์แวร์ Quartus® II 11.0SP1 ไม่ได้ใส่พารามิเตอร์การเบ็ดเสร็จของบอร์ดอย่างถูกต้องในไฟล์ {core_name}_p0_timing.tcl

     

    เช่น หากคุณป้อน 20ps สําหรับ "ความล่าช้าโดยเฉลี่ยระหว่าง Address/Command และ CK สคริปต์ _p0_timing.tcl จะมีข้อจํากัดต่อไปนี้อย่างเหมาะสม

     

    set board(addresscmd_CK_skew) [expr { 20 / 1000.0 }]

     

    แต่ถ้าคุณป้อน 20ps สําหรับ "การเบลอสูงสุดภายใน Address/Command bus"

    {core_name}_p0_timing.tcl ใส่ข้อจํากัดที่ไม่ถูกต้องต่อไปนี้

     

    set board(intra_addr_ctrl_skew) [expr { 0.02 / 1000.0 }]

     

    ข้อจํากัดนี้บ่งบอกว่าการเบ็ดเด็ดมีค่า 0.02ps แทนที่จะเป็น 20ps สําหรับพารามิเตอร์

     

    หากต้องการแก้ไขปัญหานี้ ให้ทําการเปลี่ยนแปลงด้วยตนเองและเปลี่ยนข้อจํากัดเป็น:

     

    set board(intra_addr_ctrl_skew) [expr { 20 / 1000.0 }]

     

    ปัญหานี้จะได้รับการแก้ไขในซอฟต์แวร์ Quartus II และ IP เวอร์ชันในอนาคต

    ผลิตภัณฑ์ที่เกี่ยวข้อง

    บทความนี้จะนำไปใช้กับ 1 ผลิตภัณฑ์

    อุปกรณ์ที่ตั้งโปรแกรมได้ Intel®

    เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้