ID บทความ: 000079380 ประเภทข้อมูล: การแก้ไขปัญหา การตรวจสอบครั้งล่าสุด: 28/06/2012

ขีดจํากัดความถี่ต่ําสําหรับ DDR2 และ LPDDR2 บนอุปกรณ์ Arria V และ Cyclone V

สิ่งแวดล้อม

  • Intel® Quartus® II Subscription Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    ปัญหาสำคัญ

    คำอธิบาย

    ปัญหานี้มีผลต่อผลิตภัณฑ์ DDR2 และ LPDDR2

    สําหรับอุปกรณ์ Arria V อินเทอร์เฟซ DDR2 และ LPDDR2 ที่ความถี่ น้อยกว่า 200 MHz จะไม่ทํางานอย่างถูกต้อง

    สําหรับอุปกรณ์ Cyclone V อินเทอร์เฟซ DDR2 และ LPDDR2 ที่ความถี่ น้อยกว่า 167 MHz จะไม่ทํางานอย่างถูกต้อง

    วิธีแก้ไข

    การแก้ไขปัญหาสําหรับปัญหานี้ไม่ได้ใช้ความถี่น้อยลง มากกว่า 200 MHz สําหรับอุปกรณ์ Arria V หรือ 167 MHz สําหรับอุปกรณ์ Cyclone V

    ปัญหานี้จะไม่ได้รับการแก้ไข

    ผลิตภัณฑ์ที่เกี่ยวข้อง

    บทความนี้จะนำไปใช้กับ 2 ผลิตภัณฑ์

    Arria® V FPGA และ SoC FPGA
    Cyclone® V FPGA และ SoC FPGA

    เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้